|
AD 9648以及 AD 9642 A/D 轉換器擁有具備整合式輸出誤差校正邏輯的多級差動管道式架構。AD 9648採用64只接腳的 RoHS 相容 LFCSP 封裝,而 AD 9642則採用32只接腳的 RoHS 相容 LFCSP 封裝。兩款元件都是以-40°C至+85°C的工業溫度範圍加以設定。AD 9648具有兩組外部14位元輸出,能夠設定為1.8 V CMOS 或是 LVDS。AD 9642轉換器中具有專利的差動輸入,能夠對高達350 MHz 的輸入頻率維持絕佳的 SFDR 性能。
5 G( k- ]0 r2 o1 d3 p
9 b, T4 F0 p1 s, j3 |' rAD 9648 14位元高速 A/D 轉換器的主要特點:! [) `7 E5 r" I% O% h" b3 z* K' Q
* Z1 Q$ O3 i I/ Q
SNR = 74.5 dBFS ,在125 MSPS 下 高達 70 MHz 的 fIN 5 u$ r7 h, n% G
11.8的 ENOB,在 125 MSPS (-1.0 dBFS)下高達70 MHz 的 fIN
- q B k3 `2 j, N. p1 HSFDR = - 91 dBc ,在 125 MSPS (-1.0 dBFS)下高達70 MHz 的fIN
8 X# |2 m) B7 j9 k: M1 Q整合式輸入緩衝 6 d. w' M/ [& g& C
絕佳的線性度 ; Z1 _6 U7 @( T, g
DNL = 典型的 ± 0.5 LSB
: \3 R q% o$ I+ bINL = 典型的 ± 1.0 LSB / e3 f: n# h+ a9 h, @
12位元與10位元接腳相容的元件包括有 AD 9628 以及 AD 9608高速 A/D 轉換器 3 R) R1 d! [9 p5 b
AD 9642 14位元高速 A/D 轉換器的主要特點4 r, x- C+ F% ]0 u5 S! b) O
9 z9 y6 s2 |2 q5 _2 {. P3 P/ p- ]
SNR = 70.9 dBFS,在200 MSPS AIN 與250 MSPS下 ( l( P% V5 V; R
SFDR = 86 dBc,在200 MSPS AIN 與250 MSPS下
. J6 D J7 I, X' y' T2 r( g-152.0 dBFS/Hz 輸入雜訊 @ 200 MHz、- 1dBFS AIN 與250 MSPS
0 M$ g1 }& ^# b1 M i) v- ]總功率消耗:360 mW @ 250 MSPS 0 r6 \; m7 U( z# n8 r
12位元與11位元接腳相容的元件包括 AD 9634 高速 A/D 轉換器 以及 AD 6672 IF 接收器 |
|