|
新思科技與賽靈思合作推出業界首部針對以FPGA原型建造為主之SoC設計方法手冊 手冊詳載原型建造設計的最佳實作
& v' j5 w ^$ _8 e2 m! m
, ^, _. X# g- H) _(台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)與全球可編程邏輯解決方案的領導廠商賽靈思公司(Xilinx)宣布,共同推出FPGA原型建造方法手冊 (FPGA-Based Prototyping Methodology Manual,FPMM),該實用指南介紹如何利用FPGA平台進行SoC的開發。FPMM手冊也收錄全球眾多設計團隊在設計與驗證方面的寶貴經驗;這些公司包括BBC Research & Development、Design of System on Silicon, S.A.(DS2)、飛思卡爾(Freescale)、艾薩(LSI)、NVIDIA 公司、意法半導體(STMicroelectronics)以及德州儀器(TI),而它們都已成功運用FPGA原型建造平台,加速複雜的ASIC與SoC的設計開發。 0 X, n, ^: z8 ^: m
$ R& u3 w! {. H# A
FPGA原型建造方法手冊涵蓋FPGA原型建造的各個層面,包括瞭解原型建造的挑戰與優勢、在FPGA平台上進行SoC設計,以及在軟體與系統驗證方面的應用。新思科技與賽靈思希望能透過FPMM手冊促成FPGA原型建造的線上互動社群,讓從事原型建造的設計人員可以在該平台上,提出所遇到的挑戰並互相交流最好的解決方案; 該社群網址為: http://www.synopsys.com/fpmm。
& y, J) h$ l; Z- ? D% z2 u( T
" \- b3 h7 \- F; [; d7 N& O FPMM的作者包括賽靈思的Austin Lesea及新思科技的Doug Amos與René Richter,都是精通FPGA技術並擅長運用FPGA進行原型建造設計的專家。作者們體認到SoC大多是針對ASIC技術建置而設計,因此當建置在一個或多個FPGA元件中時,相關的挑戰便會應運而生。因此,他們合力推出這本參考指南,除了可協助首次接觸原型建造的設計人員外,也能幫助已有相關經驗的設計團隊與專案負責人。而 除了提供各種原型建造選項(包括透過建立客製化機板的虛擬原型建造到購買完整的原型建造系統),FPMM還規劃出一套名為「原型建造設計」(Design-for-Prototyping)的方法論。該設計方法將FPGA原型建造無縫地整合到ASIC/SoC專案中,使設計人員更易於進行設計的建置,並能以最快的速度將產品提供給終端用戶。此種方式透過串聯系統層級(system-level)工具達成生產效能的提升,比如說用於軟體開發早期階段以及在專案後期軟、硬體初次整合的關鍵階段,所使用的虛擬原型建造工具便是一例。- {6 E: E4 P* z( _9 l
2 z5 o$ A' }" ~4 {
/ Q( ` h5 ~0 K% C- S0 A" K9 t6 ^) e
|
|