Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
123
返回列表 發新帖
樓主: chip123
打印 上一主題 下一主題

[經驗交流] FPGA 到底為什麼一直沒辦法成為主流?

  [複製鏈接]
41#
發表於 2014-2-27 13:39:08 | 只看該作者
Xilinx為業界第一款All Programmable MPSoC元件 推出UltraScale多元處理架構
2 E, d" p& K  F/ ?, I) L, U下一代 Zynq UltraScale MPSoCs可讓合適引擎進行合適任務 提供更多超越製程的可貴價值
* f0 o! h8 Z' P& W$ w
  X; z) w1 q- Q$ \. q$ j美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 今日於德國紐倫堡舉辦的嵌入式電子與工業電腦應用展 Embedded World中,宣布為其下一代Zynq® UltraScale MPSoC系統單晶片推出UltraScale™多元處理 (Multi-Processing, MP)架構。全新的UltraScale MPSoC架構以業界盛名的Zynq-7000 All Programmable SoC系統單晶片產品系列為基礎,進一步擴展了賽靈思 ASIC級UltraScale FPGA和3D IC架構,實現以「合適引擎進行合適任務」的異質多元處理技術。Zynq-7000推出之際讓賽靈思成為業界第一款All Programmable SoC的發明者, UltraScale MPSoC的問世,讓賽靈思又開始了業界第一款All Programmable MPSoC的發明。
- ?4 n3 E. V1 ~8 d) r$ A1 c
, o, F/ {4 M# h/ U5 ?4 A這個全新的All Programmable MPSoC架構可為處理器提供32到64位元的擴充能力,並可支援虛擬化,結合軟硬體引擎進行即時控和圖像/影像處理、波形與封包處理、新一代的一致性互聯和記憶體、高階電源管理,以及可提供多層防護、安全性和可靠度的加強技術。UltraScale MPSoC架構結合了異質多元處理技術和業界最快速的FinFET技術 (採用台積公司16奈米FinFET製程技術),以更低的系統功耗實現了眾多突破性的系統效能與整合度。 & i: e' T% K. _1 w+ V
! i5 B2 h' ?% `) U. Y0 ^# r  I2 _1 }' w, z
這些全新的架構特性可與Vivado®設計套件和抽象化設計環境配合使用,可大幅簡化程式設計和提升生產力,包括C、C++及OpenCL的設計抽象化、來自Mathworks和國家儀器 (National Instruments)的第三方系統級抽象化軟體,以及IP式設計抽象化及自動化設計。這些設計環境可透過軟體為現有標準的28奈米 Zynq-7000  All Programmable SoC元件進行轉移。全新的MPSoC架構擁有持續擴大中的Zynq元件產業體系之眾多支援,其中包括軟體、中介軟體、OS支援、除錯器及IP 工具、基板和設計服務等。
回復

使用道具 舉報

42#
發表於 2014-4-9 14:33:19 | 只看該作者
数字IC设计工程师
  l8 O* S7 O0 I* G公      司:A famous IC company/ U' N* ]- |0 v% T( c
工作地点:上海
4 u# G4 p/ S4 A1 V( X3 u. r: s4 X$ P. U$ v# {
岗位职责: 2 l) O) b  a1 _9 y& H
负责各种IP(图形图像接口、图形图象处理、视频编解码、DDR存储接口、Flash接口、USB接口等)的设计、时钟复位模块的设计或者SOC相关的集成设计、系统设计、架构设计。
! O  M3 F/ {0 e( g( Y2 B5 J1 \* a' e! k! y+ P
职位要求:
% r" s' E, e% K" X9 V0 ]1、硕士及以上学历,电子、通信、计算机或微电子专业;
2 k; ?7 o( S$ u* E2、熟练掌握Verilog、SystemVerilog等语言的编程,有扎实的数字电路基础; / x8 q, y9 _9 X) Z4 ]
3、有1~2年的相关工作经验; / |5 h6 H  T" ^$ Z5 [
4、具有较强的学习能力、沟通能力和良好的团队合作精神; 0 E# W& Z8 {, W) X; @& k' V9 y
5、在以下相关的模块或接口(其中之一)有一定的工作经验:图形图像接口、图形图象处理、视频编解码、DDR存储接口、 Flash接口、USB接口等 " S7 w( I4 S( ]8 k3 o6 o
6、有大型SOC芯片的研发经验者优先考虑。
回復

使用道具 舉報

43#
發表於 2014-4-9 14:33:52 | 只看該作者
数字IC设计工程师
; T4 p% H; R& Q, e7 d# _公      司:A famous IC company2 ]4 ]/ g. j" y( ?
工作地点:上海3 Y- h8 p( H! o; N3 P# x

* U) [; c: @5 |6 t5 d# O岗位职责:
7 B. d# D: `  Z3 ^; A  y负责各种IP(图形图像接口、图形图象处理、视频编解码、DDR存储接口、Flash接口、USB接口等)的设计、时钟复位模块的设计或者SOC相关的集成设计、系统设计、架构设计。
4 h" ^1 T( y& G' w0 J/ W; ^0 q, K3 e) q& o$ `- O
职位要求: * M; g: [1 n- ~4 Z: P
1、硕士及以上学历,电子、通信、计算机或微电子专业; 0 A/ `) \. D1 `
2、熟练掌握Verilog、SystemVerilog等语言的编程,有扎实的数字电路基础;
6 x# z8 l/ S5 e$ r3、有1~2年的相关工作经验;
5 u8 r' Z2 u0 m! ^. i4、具有较强的学习能力、沟通能力和良好的团队合作精神; ! R  C$ Q8 w4 R7 L, N& }0 m7 }
5、在以下相关的模块或接口(其中之一)有一定的工作经验:图形图像接口、图形图象处理、视频编解码、DDR存储接口、 Flash接口、USB接口等
$ N  c- N9 W5 D: y; B  y* ^9 b6、有大型SOC芯片的研发经验者优先考虑。
回復

使用道具 舉報

44#
發表於 2014-4-14 10:18:21 | 只看該作者
萊迪思打破成規推出ECP5 FPGA產品系列 適用於大量小型基地台、微型伺服器、寬頻連線與影像應用# X# |3 I6 g" p0 P8 ]
-新產品系列採用最小封裝讓成本降低四成、功耗減少三成、功能密度提高兩倍 滿足快速成長的大量市場獨特需求-
; f' N3 \3 U) j# ?: y  D& f/ S$ W8 L7 Q' A4 f; E
(台北訊,2014年4月10日)  萊迪思半導體 (NASDAQ: LSCC) 今日發表 ECP5™ 產品系列,適用於小型基地台、微型伺服器、寬頻連線、工業影像及其他大量應用,低成本、低耗能與小封裝均為各項應用發展的關鍵。ECP5 產品系列打破一般 FPGA 成規,提供工程師以 SERDES 為基礎的解決方案,可快速增加功能與特色,搭配 ASICs 或 ASSPs,不僅降低開發風險,同時迅速克服上市時程延宕的問題。9 v: |  t: b9 M( y. s7 `/ r8 C
( r7 z( `; x7 ]& {  Q* Z% X$ ~
萊迪思改良 ECP5 產品系列架構,希望提供 100k LUTs 以下等級最佳的價值,發揮各項重要功能,做為 ASICs 與 ASSPs 的輔助晶片。本產品成本較競爭對手的解決方案減少四成,改良項目包括以 LUT4 為基礎的邏輯區域、路由架構及雙通道 SERDES,以節省矽晶元件,亦改善DSP區塊,讓資源效能最高改良四倍。* c6 O4 t/ ^7 o4 u& t

3 z! i) Q# N# V萊迪思半導體董事長兼執行長 Darin Billerbeck 表示,ECP5 產品系列突破 FPGA 密度、功耗及價格均高的成規,今日隨著行動基礎架構發展,電子業各類別均追求小尺寸、低功耗,萊迪思最新產品系列提供客戶搭配 ASIC/ASSP 的晶片,迅速跨越開發障礙。
8 N) [1 ~4 w/ T5 \* q- w3 f, }! Y
由於次世代電信系統逐漸遍及全球,驅使小型基地台更加普及,網絡接取設備逐漸商品化,影像顯示技術也不斷演進。在這些應用中,FPGA 若能達到小封裝、低成本及低功耗的目標,將有助排除許多發展障礙,例如 ASIC 的發展成本與時程,或是 ASSP的彈性與普及。
回復

使用道具 舉報

45#
發表於 2014-4-14 10:18:40 | 只看該作者
TRIAX A/S 為全球類比與數位廣播電視訊號接收、處理及分配的產品製造商,該公司產品總監 Peter Lyhne Uhrenholt 指出,在 TRIAX A/S 即將上市的產品中,ECP5 產品系列滿足所有連結解決方案需求;在新品設計階段,尺寸、功耗及成本都面臨極大限制,ECP5 產品系列提供所需的彈性與功能。
  @( z. l+ y9 ~1 }  G/ i5 L
; Z; A7 H% R! Y5 S; J  i' j) B. n在無線與有線應用中,ECP5 產品系列均可提供 FPGA 解決方案,在小型低成本封裝內,建構資料路徑與介面,ECP5 FPGAs 提供戶外小型基地台所需的彈性連結且成本極低,也能在 10mm x 10mm 的封裝環境內,打造智慧小封裝可插拔 (SFP) 收發器解決方案,包括整合運作與維護等寬頻連線設備。
' k9 q7 `1 J$ ~6 K0 Y: P2 _" M( g0 N- a3 f4 J4 P  O
除了通訊領域,ECP5 裝置也為微型伺服器提供低成本、低功耗 PCI Express 旁波帶連結。在工業攝影機方面,ECP5 FPGAs 能夠在用電量低於 2W 的裝置內,滿足所有影像處理功能需求。# h3 S7 i$ |; R- o+ X! q/ g4 ^) }
, C) ?9 I6 j7 y, n" _( G' Q8 }
在業界現行的 FPGA 產品組合中,只有 ECP5 能夠在 10mm x 10mm 封裝內,同時兼具85k LUTs 與 SERDES,功能密度比競爭對手的解決方案高一倍。封裝引腳 (Smart ball) 減少後,與現有PCB技術封裝整合將更為簡單,以降低系統整體成本。
3 V0 f  f* a) H1 h1 Z  G6 _3 G, v# t
新產品改良後,功耗較其他 FPGA 解決方案減少三成,包括 SERDES 等個別區塊的待機模式、動態 IO 觸排控制器及降低運作電壓等。ECP5 讓單通道 3.25Gpbs SERDES 功能功耗只需 0.25W 以下,四通道 SERDES 功能功耗只需 0.5W 以下,即可支援多種介面標準,如 DDR3、LPDDR3、XGMII 和 7:1 LVDS、PCI Express、Ethernet (XAUI, GbE, SGMII) 及 CPRI 等。
! A% |5 Q$ `- n  M0 c0 V9 L8 V/ F5 \3 Y' V$ J  j
供貨1 b, q/ W5 k+ l2 B3 N, z0 ]
ECP5 FPGA產品系列現已推出,由Lattice Diamond® 軟體工具  3.0 版支援。裝置已推出,試量產預計自 2014 年 8 月開始。
回復

使用道具 舉報

46#
發表於 2014-9-9 13:53:39 | 只看該作者

賽靈思於IDF 2014展示提升資料中心效率的Smarter解決方案

美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX)宣佈於今日登場之2014年英特爾科技論壇 (Intel Developer Forum, IDF) 中展示可提升資料中心效率的Smarter解決方案。透過一系列實作,賽靈思將展示各式可適用於新一代資料中心的尖端高效能快閃儲存和FPGA加速解決方案,其中包括賽靈思的加速參考設計方案和針對FPGA的OpenCL開發技術。這些先進的All Programmable 28奈米和 20奈米FPGA元件解決方案,有助操作人員提升整體資料中心效率和容量、獲得最佳的投資報酬率及降低各種操作成本。' a1 U/ k* F* q

( o2 `. h2 ]- y% |/ @, B2 n; O賽靈思於IDF 2014的技術展示內 容包括:# e! I, o/ p, g- f9 a

- j+ H& x4 B( G1 ]. o, q; r·           加速Key-Value資料庫應用7 j7 M: u' R0 F% C  x* `$ B- h7 x; E1 g

2 t/ G- x1 b8 ~+ _& V+ u賽靈思展示廣泛應用的Memcached 和 NoSQL等Key-Value資料庫之作業負載加速引擎,可同時大幅降低延遲率和提升每瓦效能比,並支援在OpenCL開發環境運用各種賽靈思元件和Vivado® HLS開發工具。此項解決方案採用All Programmable Virtex®-7 FPGA 元件的Alpha Data ADM-PCIE-7V3開發板。
; c0 ?2 b2 {8 U: d* Z! V' M$ i
) p# B( j1 I& F1 C: T  X6 P! t·           採用Kintex-7 FPGA 元件實現NVMe 快閃儲存平台   W$ ]: }: S& |0 m4 A/ O! W6 W
/ N$ a" y% C7 a$ H8 Z
這項展示是在賽靈思Kintex®-7 FPGA開發平台上執行的非揮發性記憶體 (NVMe) 快閃儲存解決方案,展現完全符合NVMe 1.1規格的介面。該展示運用賽靈思優異的SerDes效能與功耗最佳化的FPGA解決方案,並可為快閃儲存市場提供最新的業界傳輸協定。
回復

使用道具 舉報

47#
發表於 2014-11-7 11:21:58 | 只看該作者
Xilinx擴充20奈米Kintex UltraScale產品陣容( Y6 w. B7 y6 v( K6 k2 G
鎖定資料中心加速、視訊及訊號處理的最高要求應用4 _' d+ a, L2 W0 L* }' ^& ^) n
Kintex UltraScale KU115 FPGA元件現已出貨$ g' ]) z# L$ u& H2 i/ U

5 t8 ]/ N3 j4 Y0 l, b# W( d! ~美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 今日宣布Kintex® UltraScale™ KU115 FPGA正式出貨,並擴展其20奈米產品陣容。作為Kintex UltraScale系列的旗艦產品,這款KU115元件不僅在單一可編程元件中提供了最多的數位訊號處理器(DSP)數量,更可提供加倍的數位訊號處理資源。經過DSP最佳化的KU115 FPGA元件,鎖定資料中心運算加速及訊號處理應用,例如資料中心、視訊與醫學成像、廣播系統以及雷達等。 KU115已陸續向多家客戶出貨,這是賽靈思成功出貨的第四款20奈米UltraScale元件。從越來越多客戶相繼採用UltraScale系列及他們的回饋顯示,UltraScale系列能夠為賽靈思客戶帶來絕佳的價值,其中有Google地圖工程師表示此款元件對繪製全球地圖極有幫助。
, Q! U6 p6 d; `9 m5 U# d2 q" p  e! e7 d3 V6 B) n$ W9 [4 X0 G, R8 g
Kintex UltraScale KU115 FPGA針對從浮點到定點運算的各種DSP密集型作業進行最佳化。除了可為對稱式濾波應用提供多達8,181 GMAC,這款嵌入式DSP模塊更具備適用於高解析度影音編碼的各種加強功能、可支援有線通訊系統及常用於複雜濾波與算數編碼的前向錯誤修正(FEC)與循環冗餘檢查(CRC)功能。隨著每個運算作業的資源使用率提升,KU115的最佳每瓦效能比可滿足各種處理密集型系統嚴格的功耗和散熱需求。結合Vivado® 高階合成 (HLS)技術及賽靈思的OpenCL軟體定義開發環境等高層次抽象化工具,KU115系列元件可在設計和建置各種DSP密集型演算法時提供完整的解決方案,將運算瓶頸降到最低。3 o5 L& I# y$ R+ L4 g( V4 [

6 T% C# K" G& ^4 G& uKintex UltraScale FPGA元件提供多達116萬個邏輯單元、5,520個最佳化DSP slice、76MB BRAM、16.3Gbps背板型收發器、PCIe® 3.0硬核模塊、整合式100Gb/s 乙太網路MAC 與150 Gb/s的Interlaken IP 核心、以及可以2,400 Mb/s運作的DDR4記憶體介面。Kintex系列在28奈米元件中建立了具備最佳性價比和最低功耗的全新中階元件典範,並可為20奈米元件提供最高的DSP數量。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 09:51 PM , Processed in 0.130516 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表