|
課程網頁:ppt.cc/FxzI(含報名)
m, j$ J1 K" [5 \# M. s0 z2 y5 j$ i; L& X' |
補助單位:經濟部工業局
F6 z- O+ O8 U' W' o% }* E
* r& }! X/ E. d" ]訓練單位:思源科技教育基金會
& Z) J! P% k4 [ `7 \: j! M7 [+ }2 a
/ \% a. \. D! C+ j& Q! z課程補助:經濟部工業局補助50%,學員自負額50%" k, c4 }0 V& K+ a4 |; I
9 X. K# g* A$ f6 S* h
上課時間:08/11~10/16,週一、三晚間18:30 ~ 21:001 m3 u0 f. Y! Q5 X1 @$ u9 o3 w# Z
- p- K6 j2 q. M( H) V" ?& ^
報名對象:以具備1-3年工作經驗之佈局設計工程師為主,開課後須繳驗在職證明。本課程為
7 B% _5 s. l# } 類比佈局之入門進修課程,已有類比佈局工作經驗者,建議報名日後開辦之進階混合
! C6 B; v8 \ w# S 信號電路佈局課程。$ v9 R2 m3 G( ?* O% K
課程內容:
0 {' V) U) J& S8 `- u. G 一、Introduction for Analog circuits and digital circuits in different layouts
. I( O1 T; Z1 C' U1 g' `" c 二、Layout Concepts for Analog Circuit
9 R' _. L( r0 B1 H: I) Z 三、Layout Tool _ Laker 2 for Analog Circuit Layout
3 H* K% q4 C2 v2 A 四、Verification Tool _ Calibre for Analog layout
+ F" T8 c2 s' S1 U: k+ D 五、Layout Laboratory(OP_Amp、Current Source)
7 u2 Y, G* [- N& A9 @7 U# ?) i' t4 n+ g6 d0 o1 v
結 訓:
5 } F3 V4 z5 f3 u 1.學員完成全期訓練,出席率須達80%以上。) ~9 c* A; P: T
2.學員培訓中及結訓後須配合工業局填寫各項問卷資料。. H7 V+ S# F2 M% O6 L% U
3.短期班不輔導就業,不授與半導體學院結業證書。 |
|