|
Altera透過新系統層級整合工具,針對嵌入式系統配置功能啟動嵌入式計畫
在單個FPGA設計流程中,將可支援採用ARM、Intel、MIPS®架構的多種嵌入式處理器產品
, i* s! o$ B, K! Z6 F8 x4 W$ i4 u# x5 f/ G7 b5 e3 i, p3 p
2010年10月13日,台北 ——為加速實現嵌入式系統中可編程邏輯與處理器的整合,Altera公司(NASDAQ:ALTR)今天發佈其嵌入式計畫。透過這一個計畫,Altera為設計人員提供了採用Quartus® II開發軟體的單個FPGA設計流程——包括新的Qsys系統層級整合工具、通用FPGA矽智財(IP)函式庫,以及新的ARM® Cortex™-A9 MPCore™和MIPS®科技公司MIPS32嵌入式處理器產品等。利用這一種設計流程,可讓嵌入式設計人員能夠迅速方便的針對Altera Nios® II、採用ARM和MIPS架構的嵌入式處理器,以及最近發佈的可配置Intel® Atom™架構處理器來開始進行設計。Qsys系統層級整合工具利用了業界首創的FPGA最佳化網路單晶片技術,來支援多種業界標準IP通訊協定,以增進成品的品質,與許多具生產力的功能特性。
4 d2 B' L3 I# n2 `" B" T1 {* s* b* N, I! `4 T
Altera公司產品和企業行銷副總裁Vince Hu表示:「FPGA與處理器的組合應用已經迅速擴展到在嵌入式系統設計中開發新的訂製產品。透過嵌入式計畫,Altera讓像是汽車、工業、軍事與無線等市場的設計人員,能夠在單個設計流程中,方便的利用豐富的處理器、作業系統以及IP支援等輔助系統,降低了系統整體成本,更迅速的將產品推向市場,提高了系統的靈活性。」$ ]9 N; K0 I9 V0 j j
& C6 @) G! d6 e" x& f$ V) r
做為這一個計畫的一部分,Altera將繼續拓展目前的嵌入式合作夥伴計畫,聯合ARM、Intel和MIPS科技公司以及FPGA業界的多個合作夥伴。此外,Altera將與他們協同合作,增強設計流程,並讓客戶擁有越來越多的FPGA嵌入式處理產品選擇。 |
|