|
ADI簡化高速資料轉換器與FPGA互連的設計環境
的AD 9250雙通道、14位元、250 MSPS A/D轉換器具有與JESD 204相容的輸出,能夠與高速FPGA無縫連結,並且實現精密的多通道轉換器同步化。; @! v4 q$ w, F7 }, G, s: z
; ~2 m V. ]4 J& ?# z$ a4 B u台北2012年11月1日電 /美通社/ -- 通訊基礎架構、顯像設備、工業儀器、國防電子設備、以及其它多通道、需要處理大量資料的系統越來越需要更高的解析度以及更快的資料轉換取樣速率。而平行介面的實體佈局限制以及串行 LVDS(低電壓差動信號傳輸)方案的速率限制已經開始對設計者造成技術上的障礙。
6 O, c/ ]) B% W! M3 m3 m' j& L; ?2 h
為了因應這種需求,全球信號處理應用領域高性能半導體領導廠商,同時也是資料轉換技術領先廠商 Analog Devices, Inc. (ADI: NASDAQ) 美商亞德諾公司,今天發表了具有 JEDEC JESD 204B 串行輸出資料介面標準的 AD 9250雙通道、14位元、250 MSPS A/D 轉換器。AD 9250 A/D 轉換器為市場首創在250 MSPS 下具有 JESD 204B Subclass 1確定性延遲的元件。這項功能可以透過串行介面使多重資料轉換通道進行精密的同步化。 , ]6 m" I \" v2 j4 A) i. o0 T* y
, s2 `, c$ E3 z [
AD 9250 A/D轉換器的串行介面能夠在1或2通道連結上提供高達5 Gbps的速率。2組串行通道是用來支援完整的250 MSPS、雙重 A/D 轉換器資料速率,或是單一通道可以用來支援降低的取樣速率。
F7 S3 Y' a9 H d, c& n! L2 v3 L& @" L g) n
高性能FPGA供應商像是 Xilinx(賽靈思)已經將晶片內建的JESD 204B SerDes 埠整合至他們最新世代的產品當中。這種針對類比信號鏈的終端對終端無縫連結實現了簡化的 PCB 佈局、快速的產品原型能力、以及更短的上市時間。 |
|