Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 251846|回復: 208
打印 上一主題 下一主題

[問題求助] 請教有關調folding_cascode 放大器的訣竅

  [複製鏈接]
1#
發表於 2008-5-19 23:28:39 | 顯示全部樓層
one stage op with gain 40dB
1 j5 M; p- n5 r5 |, n$ E差不多極限了
2#
發表於 2008-5-20 11:21:02 | 顯示全部樓層
能不能說明一下regulator的load是什麼?) j' o8 ~4 i! L4 n& N# k
因為看起來是IC內部的power# ~7 g' D! P9 H, ?
需要多少電流?$ w: w1 Y: O1 u! T# ^
regulator 的load regulation spec是多少?
) S  n& A1 o/ t9 ^第一級OP bias電流多少?
& y- O$ I7 X! l* {5 i. E. ]/ s這樣比較好提供意見 
3#
發表於 2008-5-22 00:14:10 | 顯示全部樓層
1. finster說的是對的  可是以你的應用不應該再把PMOS cascode來增加gain
5 U& c  e6 `8 m0 u& Z1 }   原因是kbgriver所說的  
  \* i5 G; r4 o9 V. r4 g- S. e/ s2. 以你的應用來說 你不清楚load current 是多大 甚至你的load current
! @* s0 p1 ~, J6 z2 k: x) s, K, z   是會一直變的 當你的load current 太小的時候 cascode 的pmos應該會跑進linear region
- Y; |7 g' d0 N! W& T' O   做了也是白做
2 ]" K: h1 b; Q- T$ u3. gain大有他的好處  可是over design只是增加自己的困擾+ J1 B9 c1 m/ n# V
   所以你應該是要去算一下你到底需要多少gain
2 R0 T. K. r3 \, x6 j1 }1 p4. 如果你是學生  而這個不是你論文的主要部分 1 T! `3 {+ x6 Q/ s& S) ^
   那我會建議你用更簡單的架構  D  T! e6 x5 f9 D
   甚至把frequency compensation 改成用外掛大電容的dominate pole compensation4 D) O: ?. q+ W: o
   除非你的很清楚你的load是什麼  你的頻寬是多少 不然你目前的compensation是有危險的
: E( w" i8 E2 [( \5. 你的VCM就是你的Vref 不是1/2 vdd
" T! ]$ f6 v' s, J* {9 p; c6 W6. W/L 不是三言兩語可以說完的  不過  少用最小L就不會太離譜了
  ?* y/ L6 Z7 D- y; X7. 指導老師誤判  =>  你有找對老師嗎?? 找沒經驗的老師做類比電路  請保重
) F  {1 C* O$ p) N0 ~& O8. 今天話有點多  不好意思
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-6 11:19 AM , Processed in 0.131017 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表