Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3410|回復: 4
打印 上一主題 下一主題

[問題求助] LATCH-UP最容易发生在模拟版图的哪个位置

[複製鏈接]
1#
發表於 2008-3-21 16:32:09 | 顯示全部樓層

在電路裡面都會有

大部分出現在ESD&IO# m% ]/ Y% l5 o& P
在電路裡面只要PMOS和NMOS都會有LATCH-UP1 S1 Z) n. M/ f) I; U
PMOS要圍NIMP Ring$ R( U  C+ r( z! |- M$ {* e
NMOS要圍PIMP Ring
5 M5 R  a+ B2 L* J即可解決
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 11:03 AM , Processed in 0.110014 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表