Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 40659|回復: 50
打印 上一主題 下一主題

功能強大的FPGA設計工具?Altera Quartus II vs. XILINX ISE 應用經驗交流!

  [複製鏈接]
1#
發表於 2012-3-6 09:20:07 | 顯示全部樓層
Altera Stratix V FPGA採用業界的第一款單晶片雙路100G轉發器突破性能瓶頸
, p( k4 c4 G$ |8 r) I! mStratix V FPGA提高了光網路的系統性能,降低系統成本
/ v9 }  |0 U9 x. ?" ]7 `3 K. o  p: Q4 Q! g9 W7 w) b
2012年3月2日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,在28-nm高性能Stratix® V FPGA中實現了業界第一個單晶片雙路100G轉發器解決方案。Altera的解決方案在單顆FPGA中整合了兩個獨立的100G轉發器,支援光設備生產廠商滿足網路性能和頻寬需求,同時降低投資成本。Altera將在3月5日美國洛杉磯舉辦的光纖通信大會暨展覽/美國光纖工程師大會2012(OFC/NFOEC)展位上進行雙路100G轉發器解決方案的現場硬體展示。
0 E* k8 |# J* a% _1 X  l; V- q9 k! m: d/ v. v6 Y1 I; G
目前越來越多的網際網路設備導致對網路頻寬的需求大幅增長,要求對網路進行大規模升級。透過光傳送網路(OTN),營運商能夠在網路中迅速靈活的支援高速增長的資料流量。Altera的OTN解決方案支援營運商和服務提供者在傳送層增加光鏈路的數量,提高各種應用(語音、視訊和儲存等)的資料速率。
回復

使用道具 舉報

2#
發表於 2012-3-6 09:20:20 | 顯示全部樓層
Altera的單晶片雙路100G轉發器提供完全整合各種標準的解決方案,幫助營運商和服務提供者更方便的向高密度100G傳送網路過渡。解決方案採用了性能增強Stratix V FPGA和業界最好的OTN IP,使得100G傳輸解決方案的性能超出業界任何其他採用ASSP架構或者FPGA的解決方案。Altera最新採用FPGA架構的OTN產品包括適用於傳輸應用的28-nm高性能矽晶片、業界最好的高速收發器以及OTN系統IP。! c0 q8 }8 X! b  t# `
% p7 Y( x5 m+ H& s! }
在OFC上展示單晶片雙路100G轉發器
/ a0 g& a% Q9 r4 k$ E* F  O1 rAltera在OFC上的展示採用一顆Stratix V GX FPGA,展示在光纖上承載即時100G資料流量的兩個獨立轉發器。Altera還將展示在OTN IP和28-nm FPGA技術上的最新創新。公司會在關鍵建構模組上與業界共用資訊,讓系統和設備生產廠商能夠為未來的通訊系統開發密度更高、功率消耗更低的光網路。
8 P+ V& l* D3 A% E( u/ e! d
# D+ K: G) `( I. o+ k  m8 i; RAltera通訊業務部資深策略行銷經理Dan Mansur評論表示:「Altera致力於採用尖端的FPGA、同類最佳的收發器技術和OTN IP來支援光傳送網路。我們的量產等級單晶片100G轉發器目前應用在高階營運網路中。透過我們的雙路100G轉發器解決方案,我們能夠獲得目前解決方案無法實現的密度,進一步支援400G以及更高的資料速率。」
& U9 l, \6 }4 n
9 @& j4 `) Z, n9 ^4 \6 |: w' J! e供貨資訊
* p0 w7 f& w. fAltera現在已經開始發售28-nm Stratix V FPGA和OTN IP。業界的第一款單晶片雙路100G轉發器目前處於早期使用階段。
回復

使用道具 舉報

3#
發表於 2012-6-13 11:42:27 | 顯示全部樓層
Altera業界成熟可靠的Quartus II軟體編譯時間縮短了4倍;擴展支援28-nm FPGA
; b( A: A2 o' Q$ k1 y1 d2 ?在十多年軟體創新基礎上,Quartus II軟體12.0版進一步提高系統設計人員的效能和性能優勢
8 S; B; n* @+ q( Y6 k/ D$ [
9 Z6 Y( [5 K$ S! e/ D
$ N* r, y; V8 u6 f: n2012年6月13日,台灣——Altera公司(Nasdaq:ALTR)今天發佈業界成熟可靠的最新版Quartus® II開發軟體,這是一套對於FPGA設計,性能和效能在業界首屈一指的軟體。Quartus II軟體12.0版進一步提高使用者的效能和性能優勢,例如,對於高性能28-nm設計,編譯時間縮短了4倍。其他更新包括擴展28-nm元件支援,包含Altera最初所支援的SoC FPGA,增強Qsys系統整合和DSP Builder工具,以及經過改進的矽智財(IP)核心等。- D: n& p" z$ q8 q( j- H7 W

3 c( A0 x& q5 i# r/ j業界最快的FPGA編譯時間0 b  V+ y9 ^2 r$ K- _0 _7 l7 ~
Quartus II軟體12.0版保持業界最快的編譯時間,讓用戶能夠將設計團隊資源集中在設計創新上,同時提高設計人員的效能。採用這一個版本軟體,與公司以前版本軟體相比,Stratix V FPGA使用者在編譯時間上平均可縮短35%,而Cyclone V和Arria V FPGA使用者編譯時間平均縮短了25%。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

4#
發表於 2012-6-13 11:42:54 | 顯示全部樓層
擴展28-nm FPGA支援2 H3 x+ i+ h' v  V; y6 K
Quartus II軟體12.0版擴展了對28-nm FPGA的支援,包括,具有硬式雙核心ARM Cortex-A9處理器的Altera SoC FPGA。用戶可以選擇並開始設計多種低成本、中階和高階28-nm FPGA,新支援的功能如下所示:5 X0 e3 [3 G# J* e5 g. U3 {
+ n1 r' j" m3 u" C9 V6 L2 f
•        支援Stratix V GX與Stratix V GS量產元件的編程
2 x, {, e/ P8 z* N0 ]3 Bo        5SGXA7、5SGXA4、5SGXA3與5SGXA53 o; x8 a7 g9 V3 Y) H) S7 g  Q
o        5SGSD5與5SGSD4, P3 T/ W" D5 D6 d
•        支援Stratix V GT FPGA的編程 0 g1 j' p/ n% P* e8 O* a
o        5SGTC5
( }, k) g9 E& x$ {! _. V* \) S•        支援最大容量的Arria V GT FPGA元件
% u: n6 }7 [: S* B) L# Y3 fo        具有最終接腳輸出的5AGTD7) Z& j- O7 H. a1 j: M* h' j" `8 s
•        支援Cyclone V FPGA元件
* V" `/ u  ^. l" q# S* C; xo        5CEA7與5CGTD7
1 v- J3 J4 X* j! M5 G3 m, w0 Qo        5CEA9、5CGXC9與5CGTD9. p& f8 s9 l) j, N7 H0 E- Q
•        支援Cyclone V SX SoC FPGA的編譯
* I0 `$ A9 l' r, ao        5CSXFC6D6
回復

使用道具 舉報

5#
發表於 2012-6-13 11:43:26 | 顯示全部樓層
Qsys系統整合工具增加了AXI-3介面支援
! V1 \' h) R, a. f9 {$ w4 W2 Z2 b4 B* }3 r5 C1 X
對於這一個版本軟體,Altera還在其Qsys系統整合工具中增加了對ARM AMBA AXI-3介面的支援,讓使用者能夠根據不同的標準介面,靈活的連接IP核心和IP子系統。Qsys是FPGA業界首款採用網路單晶片(NoC)技術的系統整合工具,為使用者提供了高性能互聯。這一個工具使用分層方法整合了IP功能和IP子系統,進而簡化系統開發。最新版具有多種使用方便的特性,提高系統設計人員的自動化工作程度,簡化設計重用。在www.altera.com/qsys上提供了Qsys更詳細的資訊。
! Z0 y9 D  W" P* X, `* X4 |/ t) q% r, \
# \# N) C( ^- j( A; TQuartus II設計套裝的其他特性包括:
! L- N, `5 ]; |4 J- N% z# B$ c
6 P# t; E9 B: l' h" ~9 L•DSP Builder 12.0版新的數位訊號處理(DSP)支援——透過系統主控台,與MATLAB的DDR記憶體進行通訊,並具有新的浮點功能,提高了設計效能,以及DSP效率。 , c; X+ R8 T8 [+ Y7 S' z5 c9 {0 B
•經過改進的視訊和影像處理(VIP)套裝以及視訊介面IP——透過具有邊緣自我調整演算法的Scaler II MegaCore功能,以及新的Avalon串流(Avalon-ST)視訊監視和追蹤系統IP核心,簡化了視訊處理應用的開發。
2 ]6 v! z& e3 t: |, H•增強收發器設計和驗證——更新了Arria V FPGA的收發器工具套件的支援,進一步提高Stratix V FPGA收發器資料速率(14.1 Gbps)。
回復

使用道具 舉報

6#
發表於 2012-6-13 11:43:43 | 顯示全部樓層
Altera公司產品和企業市場副總裁Vince Hu評論表示:「從設計規劃到編譯實施,Altera透過Quartus II軟體進一步簡化了設計過程。採用我們的12.0版軟體,使用者可獲得更快的編譯時間,以及擴展元件支援的優勢,滿足當前的系統性能需求和效能要求,特別是28-nm設計工程。」$ f  v# e) n; q, Y$ V- s# g
5 m* |' l( p4 Q& H3 {/ I
Quartus II軟體簡介
6 [8 t+ {8 H8 b& b# \- c
3 B& S( A$ v2 P* ]' t7 ~; JAltera的Quartus II軟體提供的設計套裝含有業界最好的工具和功能,提高了FPGA設計人員的效能。設計環境提供尖端的合成和佈局佈線演算法,以及高階DSP設計和系統整合工具,包括多種經過預先驗證的IP核心等,支援FPGA設計人員滿足嚴格的產品及時面市目標。開發套裝支援所有的FPGA設計過程,從設計輸入,到時序收斂,直至驗證。
8 X" D% y' D/ ~( K# q
' G) [; A7 _; j價格和供貨資訊
* y: S( ~7 y# A' o現在可以下載Quartus II軟體12.0訂購版和免費的網路版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲取Altera設計軟體的過程。Quartus II軟體訂戶可以收到ModelSim-Altera入門版軟體,以及IP基本套裝的全部授權,它包括15個Altera最熱門的IP(DSP和記憶體)核心。一個節點鎖定的PC授權年度軟體訂購價格為2,995美元,可以透過Altera eStore來購買。
回復

使用道具 舉報

7#
發表於 2012-7-19 11:28:15 | 顯示全部樓層
賽靈思首批Artix-7 FPGA正式出貨 為可攜式與小型產品樹立全新效能標竿  以最低的功耗與成本樹立全新FPGA效能標準
7 Q+ x' w3 D( Z- g) ~: b/ s8 a: ~
; Y+ }* B' k  f/ ]6 V6 b( B
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈旗下首批Artix™-7現場可編程邏輯閘陣列(FPGA)正式出貨。這款新元件將FPGA技術的觸角延伸至那些小型、低成本可編程元件、但效能以往卻只有Virtex® FPGA才能滿足的高效能應用領域。不論是可攜式醫療設備、掌上型無線電設備、小型基地台,或是眾多採用各種技術架構的先進專業級應用,客戶現在都能利用高階的All Programmable FPGA功能,持續開發新產品並擴充市場版圖。
: [2 k# `* Q8 R5 P+ T8 D  T. N$ F4 F1 D2 ?: h- m1 E/ L! s
對於以先進功能取勝的可攜式應用而言,Artix-7元件能為可攜式應用提供最佳的系統效能、節電功能、小巧體積和低成本等優勢。隨著首批Artix-7 A100T元件開始出貨後,意謂著所有賽靈思的7系列和Zynq™ 7000系列產品都已邁入晶片出貨階段,也是賽靈思推出28奈米世代元件以來另一個重大里程碑。   
/ U+ U, ^% w3 V" V; _' X. D9 m
賽靈思公司FPGA平台行銷總監Dave Myron表示:「賽靈思針對各種先進的應用推出Artix-7系列產品。Artix-7元件進一步拓展源於Spartan®系列的低成本產品陣容,Spartan®系列產品在3D電視、車用資訊娛樂、工業控制和行動醫療裝置等應用範疇都已經扮演了關鍵的角色。  」

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

8#
發表於 2012-7-19 11:28:25 | 顯示全部樓層
賽靈思28奈米系列產品採用台積電高效能/低功耗(HPL)製程技術,Artix-7系列因而能以最低功耗的前提下,突破許多效能極限。這也意謂著客戶可以透過Artix-7元件,讓軍用軟體無線電系統等各種電池式的應用達到低總功耗的表現。相較於同類競爭解決方案,Artix-7元件可降低35%的功耗;而且客戶可將最新的加密IP與數據機功能整合到單一晶片中,進而能在降低物料清單成本的同時滿足尺寸的要求。此外,本系列中最大型的元件整合了豐富的DSP功能,可以提供1,306 GMAC的訊號處理效能,能處理各式各樣的寬頻波形,其支援波形的種類數量比其他競爭產品足足多3倍以上。   , T; p' A0 F1 t: ~5 F8 j9 J
5 H" I& z2 k2 W  A8 Z
相較於前一世代的元件,Artix-7 系列的靜態功耗降低65%,動態功耗降低50%,並提供16個6.6 Gb/s收發器,協助可攜式超音波設備製造商的產品達到最高的影像解析度,以符合JESD204B高速序列介面標準的規範。同時,在實現128通道波束形成器的過程中,Artix-7可以延長電池使用壽命,滿足安全標準要求,並比使用其它FPGA元件節省40%的功耗。 $ I2 m* x4 ~' n$ b0 a
3 x3 x* ~( d9 s; L$ Z
對於全球各地支援4G技術的微波回傳設備製造商而言,Artix-7 元件讓研發業者能把各種數據機與封包處理功能整合到單一元件內,並達到最高的每瓦效能,並提供智慧型頻寬配置。通訊市場最終極的「神聖」目標乃將基地台的功能整合在單一晶片中,而Artix-7元件則可為設備製造商帶來前所未有的整合度與靈活的可編程能力,讓客戶可在市場成長速度遠超於標準化速度的環境中脫穎而出。   / E/ p. i+ Z2 `7 v. f
# ]2 R0 O* ?) b2 J7 G0 Q4 w
在賽靈思最新公佈的兩部展示影片中,Artix-7元件展現了6.6 Gb/s收發器的穩定效能、支援各種DSP應用的功能、以及此系列元件包含的各種超低功耗特性。展示影片、新版白皮書、以及其他資源均可瀏覽Artix-7 專屬網頁。 , g( [: ^7 _' Z* k$ Q
) _+ M- K6 h0 U
供貨時程
: F, e8 z/ G* {; C賽靈思即日起開始供應首批Artix-7 A100T FPGA,預計將於2013年第1季開始量產供貨。系統設計業者即日起可運用各款賽靈思設計工具著手進行Artix-7系列的設計案。
回復

使用道具 舉報

9#
發表於 2012-11-6 13:36:21 | 顯示全部樓層
Altera宣布業界首款支持FPGA的OpenCL工具──進一步加速FPGA在異質系統中的應用' j5 k) @1 p7 i" G$ t3 i0 k
OpenCL軟體開發工具可讓開發人員獲得FPGA在效能與電源效率上的優勢% G4 O% m4 H" C3 b3 J- ?
0 b; @" R$ @3 l
2012年11月6日,台灣──Altera公司(Nasdaq:ALTR)今天發表FPGA產業中首款OpenCLTM(開放運算語言)軟體開發套件(SDK),可以結合FPGA中大量的平行架構來搭配OpenCL平行編程模型。該開發套件允許系統開發人員與熟悉C語言的程式設計人員,能夠快速與輕易地使用高階程式語言來開發高效能、高能源效率的FPGA架構應用。Altera的OpenCL軟體開發套件讓FPGA能夠與主控處理器協同運作,以加速平行運算的速度,相較於另一種硬體架構,則僅需其一小部分的功率消耗。Altera將在SuperComputing 2012展覽會的430攤位展示在FPGA中使用OpenCL所帶來的效能與生產力效益。+ _4 G4 M( Y9 F9 h
2 w8 W3 x, @6 l2 H
Altera產品與企業行銷副總裁Vince Hu表示:「業界想要加速系統效能的方法,大多是從將單核心CPU提高頻率,然後演進到使用多核心CPU,再來則是使用平行處理器陣列。這種演進方式引領我們開發出當今現代的FPGA,內含有經過淬煉、大量的平行數位邏輯陣列架構,可以平行地執行運算任務。我們的OpenCL軟體開發套件讓客戶可以易於採用FPGA,並運用元件所能提供的效能與電源效率。」2 A/ Z6 R' ~0 E8 C
/ y* F9 ?$ a+ ]2 R# F
Altera OpenCL軟體開發套件的設計流程  m3 h8 X8 f5 B6 o! F+ ?% [  M2 t) G
OpenCL是一種開放的、免權利金,可用於包括CPU、GPGPU與FPGA、硬體加速器等跨平台平行編程標準。Altera OpenCL軟體開發套件為硬體與軟體開發提供一種具一致性、高階的設計流程,可將典型的硬體設計語言(HDL)流程中的耗時工作加以自動化。OpenCL工具流程可自動地轉換OpenCL核心功能到客製化的FPGA硬體加速器中,增加介面矽智財(IP)、建立互聯邏輯與產生FPGA編程檔案。軟體開發套件包括在CPU中進行主程式執行時,可連結到OpenCL應用程式介面(API)呼叫的函式庫,透過自動化地掌控這些步驟,設計人員能夠更專注他們的開發精力在定義與疊代他們的演算法則,而不是花時間在設計硬體。
回復

使用道具 舉報

10#
發表於 2012-11-6 13:36:38 | 顯示全部樓層
OpenCL程式碼的可移植性讓使用者可以依據應用需求的演進,來轉移他們的設計到不同的FPGA或是SoC FPGA之中。在搭配SoC FPGA時,CPU主控端可嵌入到FPGA之中,提供單晶片的解決方案,相較於使用兩個獨立的元件,將可在CPU主控端與FPGA之間,大幅地提供更大的頻寬與更低的延遲。7 a1 A/ _# Q# J8 N! \  V9 e- q  G  Z

* ?( S/ |2 l! ^9 l在異質平台中使用FPGA來萃取出最大的平行處理能力9 @5 C& r8 ~/ g
Altera OpenCL軟體開發套件能夠讓程式設計人員借用在FPGA中所具有的大量平行的、經過淬煉的架構,以加速平行運算速度。不同於CPU與GPGPU,平行執行緒可以跨越核心的陣列來執行,FPGA可以讓核心功能可以使用管線平行處理的概念,以多重執行緒的方式轉換成特定的、深度管線化的硬體電路,這些管線每個都可以被多次複製,透過允許多重執行緒以平行方式來執行,以提供更多的平行處理能力。如此一來,採用FPGA架構的解決方案,相較於另一種硬體實行方式,可以提供每瓦超過五倍的效能。
  j! |5 }. M( Q1 b  n# s- T+ z; D: k0 G& P: `" b
Altera與數家電路板合作夥伴一起工作,可提供商用現成的電路板解決方案給客戶。目前,來自BittWare與Nallatech的電路板是專門設計來支援Altera OpenCL。其他額外的第三方電路板將會在未來軟體開發套件發行後提供支援。
8 y5 g4 G8 Q6 {" F% G
! V  Q( J0 P  m& ?, H3 F5 RAltera執行了多種評估測試,顯示出在FPGA開發中使用OpenCL框架,將可獲得生產力的節省與效能及電源效率的提升。依據早期的評測,以及與各種市場的客戶一同合作,軟體開發套件可協助客戶在視訊處理應用中減少數個月的開發時間,並在另一個客戶的財務應用中,相較於採用CPU,提升了九倍的效能。/ D( [$ J' R$ I
  i, b3 E. t. T- |
供貨現況; T3 ^5 h% X6 m* U- w
Altera OpenCL軟體開發套件已經量產, 客戶可以透過早期採用計畫來獲得。
回復

使用道具 舉報

11#
發表於 2013-6-13 14:51:19 | 顯示全部樓層
美高森美量產SmartFusion2 SoC FPGA器件並提供功能齊全的開發工具套件
4 R) `) l2 D. v5 ^提供前所未有的整合了主流FPGA特性以及先進的安全性、可靠性和低功率* n; p6 w3 D) m& e) [: Z* L; n/ h

& x  }- ^) Y" d7 l4 x; O: ^功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈現已量產SmartFusion®2系統單晶片(SoC)現場可編程閘陣列(FPGA)器件,同時可供應支援主流產業介面且功能齊全的SmartFusion2開發工具套件。
4 P7 ?3 ]- b$ p- e( d- T, ?: \
# d) U& Y( W9 q% c自2012年10月推出SmartFusion2 FPGA以來,美高森美已經與全球各地超過400家客戶接觸過,而該器件系列也已經廣泛地應用在電訊、工業和國防市場中許多客戶的系統中。美高森美的領先客戶專案(lead customer program),再加上先前推出的SoC開發工具,以及已有經驗證的器件和一款開發工具套件,讓客戶的產品可快速地達到批量生產的階段。
9 ^+ V2 L3 F, k  s3 q  L, X5 ^7 ?* m0 v. e( k+ Q5 B
美高森美市場行銷副總裁Paul Ekas表示:“從活躍的客戶接洽記錄來看,我們很高興地注意到其中超過30%的客戶是從未使用過美高森美FPGA器件的新客戶,這證明了我們為這個市場提供差異化並以FPGA為基礎的 SoC策略是有效的。尋求和希望使用包括高速SERDES、DDR3記憶體控制器和整合式數學 (math) 處理模組等FPGA主流特性的客戶,現在能夠在這款業界最低功率、最安全的單粒子翻轉免疫(SEU-immune) SoC FPGA上進行設計了。”: j6 I% [$ X; V- G& R

% j9 U( ?& U" IHMS Networks執行長Staffan Dahlstrӧm表示:“對於SmartFusion2 FPGA進入量產,HMS感到非常高興。SmartFusion2 SoC FPGA提供了一種理想的安全及建基於快閃記憶體技術的可編程系統單晶片平臺,可以滿足現有客戶的需求和對未來的期望。無需外部啟動器件的非揮發性FPGA和緊湊的低功率ARM® Cortex™ M3處理器組合是我們外形尺寸小巧工業網路系統的理想選擇。而且,對於正在開發高度安全版本系統的未來客戶而言,這些FPGA器件內建的安全特性將是十分有用的功能。我們期待繼續與美高森美進行策略合作,而SmartFusion2 SoC FPGA也將繼續是我們嚴苛的工業網路應用解決方案中的重要組件。”
回復

使用道具 舉報

12#
發表於 2013-6-13 14:51:49 | 顯示全部樓層
高安全性應用工業網路和高可用性通訊系統的設計工程師現在不必在主流功能和由SmartFusion2 SoC FPGA所提供的出色可靠性和安全性優勢之間妥協,這款生產晶片具有完整的軟體、IP和設計工具套件生態系統,可讓客戶部署低風險的解決方案。
8 k. s7 _+ G8 A+ m; q6 a% s7 F0 `, p( w5 R* p
Ekas表示:“美高森美產品所提供的寬度和深度,可讓我們在SmartFusion2開發板上整合我們數種業界領先的器件,並且在單一平臺上提供可編程器件、嵌入式處理器、時鐘解決方案和PoE功能性的強大設計解決方案。作為系統解決方案的一項成果,這些產品架構具有以單一、具成本效益且高性能設計平臺開發多種產品的靈活性。”
# D) ~% C# d' F3 t! l) H6 y
: O5 W4 q5 r$ N9 f, {8 sSmartFusion2開發工具套件具有: " A6 W) W' }+ m$ s& A$ @
•        SmartFusion2 M2S050T-FGG896 SoC FPGA/ ?, R$ `! k' U
-        56K 邏輯單元、256Kbit eNVM、1.5Mbit SRAM,以及FPGA內的分佈式SRAM
! h" n" N+ x+ E- Z8 q-        外部的SDRAM記憶體控制器4 Y8 e, p; A' S
-        周邊設備包括10M/100M/1G乙太網路MAC、USB 2.0、SPI、CAN、DMA、I2C、UART和計時器1 {8 Z: E! G2 P+ ?! _' q
-        16 x 5Gbps SERDES (可以經由SMP連接器進行評估)、PCIe Gen2 x4和XAUI/XGXS+ native SERDES
. B- ?6 c+ b, A' E" k$ M' K5 n-        提供業界最通用的3.3V I/O,能夠評估DDR和GPIO性能的能力
" ^# C6 {" n9 l-        經由電路板提供的X4 PCIe Gen1/Gen2邊緣指針(edge finger)構建PCI Express®的端點應用
* @* l( i- ~3 p•        IEEE 1588同步乙太網路資料包時鐘網路同步裝置 1 ^4 W) F! ~# I2 T
-        具有四個獨立的時鐘通道、頻率,以及資料包網路和實體層設備時鐘同步的相位同步
/ n% l+ b9 S) s5 S•        PD70201 PoE
5 g1 ]' a3 P; Z6 }+ _0 c/ K-        最高47.7W功率" }  M0 c& L5 `* ^4 h
-        所需電源模組:PD-9501G/AC (不提供)
# n" p% |. k; U" O% b% \•        精密的類比數位轉換器(ADC) ; Z* Y; T/ Z$ c, i3 o; @8 n
-        16位元、500 kSPS、八通道、用於混合訊號功率管理的單一端點3 {$ W9 n% x- S% P) E8 \/ p# p0 L
•        DDR/SDRAM3 G0 U% \8 p; F1 e
-        板載512 MB DDR3記憶體
- d5 O, n6 C6 e# L9 v( f; u-        256 MB  ECC # x7 H" m# Z+ G0 Z
-        16MB SDRAM
, g4 p/ _! K5 `& w) }1 Z3 l•        eMMC 及4GB NAND 快閃記憶體
: c- K1 b- q1 f% `. N•        SPI快閃記憶體8MB模組
1 s2 A( `4 i. L& M# w( U) G& o! a5 B- w( b
供貨
; Q9 ]" \2 h( I/ z+ w3 h, s
4 s) W2 v0 F( g' Z0 dSmartFusion2 M2S050和M2S050T器件現已全面量產,可供訂購。至於該系列中的其它成員器件,美高森美預計在2013年所剩下的其他時間和在2014年初開始出貨,SmartFusion2開發工具套件的編號為SF2-DEV-KIT-PP,價格為1,800美元。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-6 07:33 AM , Processed in 0.137517 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表