Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 19456|回復: 16
打印 上一主題 下一主題

[問題求助] 遇到一個疑問,請各位先進協助解答

[複製鏈接]
1#
發表於 2007-5-28 08:57:00 | 顯示全部樓層
這些PNP都是製程因素所產生的寄生 bipolar!  因為它是 P-substrate.3 ]2 e' o5 N  K5 c" M
若為 N-substrate 則只有 NPN 的 device!!  這也是寄生的!!. Q$ _2 f4 z3 J- C- f5 P% B

& W- {; g( A% I6 E( A8 z當然也會有同時存在的時候!! 假如你使用 tripple well 的時候!!* \+ b" T9 e8 T
當然  這有可能需要 Epi-Wafer 的材料吧!!

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 繼續努力!也是最佳答案?

查看全部評分

回復

使用道具 舉報

2#
發表於 2007-5-28 12:47:46 | 顯示全部樓層
因為P-substrate 要接到最負的電壓!! i* `7 ~* l! q) H% U% Q
因為N-substrate 要接到最正的電壓!7 `) G4 m% I; a
假如你用到類似的架構  當然是可以用的!!
回復

使用道具 舉報

3#
發表於 2007-5-28 13:29:31 | 顯示全部樓層
Latchup problem?+ u7 Y) x& k" y5 U: w2 v; x
不用太麻煩啦!!  若不 care 面積!!  所有 I/O pin 用 Double Guardring 就可以啦!
回復

使用道具 舉報

4#
發表於 2007-5-28 13:42:06 | 顯示全部樓層
Double Guardring 只跟 Latchup 有關! 跟 ESD 無關!
7 v# q: s7 q0 _! vESD 的能力與你所設計的 ESD cell 有關! 跟你的 layout 動稱性有關!
! T! ~4 h- Z! X) B2 I% s跟你所用的製程能力有關!!6 P& `7 ]4 d1 Y8 Y, G$ ~/ ~1 _
唉!  我會不會說太多了!  去看依下ESD的資料!  這可能會比較有幫助唷!!
回復

使用道具 舉報

5#
發表於 2007-5-29 08:59:14 | 顯示全部樓層
在 CMOS 的 process 上做 Bipolar 還是有一些的風險存在!
$ e) _, L- M, [! j而且依定要知道這些 Bipolar 的使用範圍!!  還有整個 bipolar 的 device 架構!, R: r0 P  ?3 v' f1 }
他的引電位, 其他的寄生 device 都相當的重要!
4 H3 x" }7 \2 X) f: k/ X* m所以  不注意的話!!!  這些 device 就是問題的來源!!!8 }, ^3 Q- T; c% z
若是處理的好!!  其他人要抄習!!  也會比較困難唷!!  U3 H) j: Z$ _  k
9 I4 ]3 r3 R! u5 i2 F
加油唷!!
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 01:26 AM , Processed in 0.121516 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表