Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 14333|回復: 16
打印 上一主題 下一主題

[問題求助] Bandgap reference後彷真時出現振盪

[複製鏈接]
1#
發表於 2010-7-6 18:08:13 | 顯示全部樓層
..... 推導一下他的電路再來說對不對吧!1 W( {% [* w5 u, v
不是什麼電路都要照著Razavi的做~9 v, U3 e; {4 I9 a+ x
他那是教科書, 只有最基本的概念, 很多電路在他書裡是找不到的~
- Y+ |  O- T1 ^+ |1 [; o# W- y% x; H8 Z- d( i0 I
如果pre-sim 正常, post-sim會振盪' i1 _" c5 k- j1 b$ L
那問題就是出在parasitic RC
  o) P& B1 I  X6 [$ X這只有原作者去trace每個node的寄生RC才能找到答案
/ L. d& O/ ~; D3 x, p* A猜幾個方向:
) O$ }4 `$ G, M  s1) OP的phase margin不夠, 寄生RC造成loading改變而振盪, 8 |2 q' N4 e& D3 `7 X% L3 k: o. l
2)寄生RC改變了feedback loop gain(這點就可以翻一下Razavi的書了, 兩個feedback branch是一正一負, 負回授的gain一定要強過正的才會stable)
% X: ?, S8 n' d+ E  q5 j3) start-up電路影響-> 個人覺得這樣接startup會灌一路電流進去, 似乎會有問題? 通常startup電路是負責把metastable的狀態拉開, 之後它就不能去影響到主電路的動作, 這我沒sim過不敢講你這樣接對不對, 不過建議可以double check比較保險8 k. _. F& }: S6 [# m
如同二樓說的, 資料不足, 其他只有靠原作多check了
2#
發表於 2010-7-14 14:25:53 | 顯示全部樓層
從左方X點算起, Vx=Vy=Vbe1$ U+ h6 B4 g$ M  k$ o
所以PMOS 電流= Vbe1/R2 + (Vbe1-Vbe0)/R0
. c/ }9 A& r: F  A2 J: ^  Kmirror 出去到最右一個branch, Vref = R1/R2*Vbe1 + R1/R0 *(Vbe1-Vbe0)' c# j# t* s# R/ Y3 E+ i
請問這哪裡不是bandgap? 電阻比例取對, type matching做好, 還是可以得到不隨溫度變化的參考電壓!$ U; k% ~; Q4 q9 E4 a4 d1 P
除非說"bandgap"一定要等於"1.2V"....但原po已經說它的條件是Vdd=1.2V, 產生Vref=0.3V~~
) `" {& V" A+ Z; w5 {- N6 t, z% e6 I/ \3 f- C
唯一比較可疑的是他把start-up接到 Y點, 這有可能造成動作不正確, 有待他自行check了

評分

參與人數 1Chipcoin +3 收起 理由
poseidonpid + 3 好答案!

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 03:46 PM , Processed in 0.122015 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表