|
原帖由 st80069 於 2008-5-22 09:46 AM 發表 8 R2 j) C) `; D- w- F3 P
咦?
9 g9 e J2 B) m話說剛剛才發現,小弟忘了把同學的帳號登出而po文......# Y$ Z- C/ v; F$ P) a# v1 \0 S
(昏頭)- e7 w5 V" F* H% d2 ~4 D
抱歉抱歉....+ N$ P! L, y0 G
finster大大說的....是指沒有MD和MC時的設計嗎??
) D6 }% ^0 q$ D5 S2 O恩...那應該是我的寬長比設計的問題了...: q0 h: }% u/ r9 z" L) e- v( E( U
我重新再重推做一次... & ~3 j5 Q Z5 ]; B# z
3 s t0 N* ]- N$ E
' [7 v. ?: E. N; k5 p# Z
0 E, p' D! r' }! r/ F" L+ H& D- ?不了解你指的MD和MC的縮寫意思' `; I* m, w* x9 E9 }% F, i
我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance
: B) N9 g6 i; @ F7 k因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去* p7 s; [. a: F. j* K+ b
自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的 |
|