|
原帖由 st80069 於 2008-5-22 09:46 AM 發表 / _- `8 g/ Q7 F
咦?
' j9 C; g! z& N% ?! J* u3 N1 x話說剛剛才發現,小弟忘了把同學的帳號登出而po文......
# v' B- R, x9 `# ~6 a(昏頭)
9 ^2 P2 w$ G, _6 e, Y, a- p3 g6 C抱歉抱歉....7 k4 _) ^/ T+ b
finster大大說的....是指沒有MD和MC時的設計嗎??
! ^! _+ N4 Z& h) G3 ?) y' r: P恩...那應該是我的寬長比設計的問題了...: I) s8 ~, `6 x
我重新再重推做一次...
" _' v& R/ d4 {! u7 I/ f$ c+ T9 z, b$ r
) z" Q- r7 i! G! @
7 A. q4 x8 r3 ^% z! @' m- _/ _
不了解你指的MD和MC的縮寫意思
% |) f/ F- q- D; j! X s6 S/ q* ]3 l我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance
9 S+ o# K, [8 u u' c+ C因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去
. j; c0 o: e4 w: J3 k自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的 |
|