|
原帖由 st80069 於 2008-5-22 09:46 AM 發表 ) g; V4 ^# ?9 B. N, {2 q
咦?
) h: i Z/ r! g) p# I/ `, P' i& E% F話說剛剛才發現,小弟忘了把同學的帳號登出而po文......; s. M4 \# D4 v4 l' W
(昏頭): `5 A3 {0 }( f# O) [
抱歉抱歉....
2 v; ?. W( q( ^finster大大說的....是指沒有MD和MC時的設計嗎?? C+ u1 M; ?' I" W9 D$ v- a+ U
恩...那應該是我的寬長比設計的問題了...
( H9 o2 j7 b4 H! l% ~ Q9 K7 `9 d5 V, L+ g我重新再重推做一次...
3 {0 Z: z$ u. W& g. o- H3 q% J+ R% I. A2 J* Z" R, B* r
. Z9 G, r: ?+ J3 x( a3 Z) ]! O0 \! X; f! m; j0 c5 w5 @7 \/ W
不了解你指的MD和MC的縮寫意思6 C( c& q5 S s- \0 E% M
我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance3 }; u- k. T2 ] ^8 W4 |2 W3 N( B
因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去
: G: G5 E2 s( X5 S `, ~5 [5 ~) U自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的 |
|