Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 99946|回復: 97
打印 上一主題 下一主題

[問題求助] EMI 設計要點

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-1-4 10:32:45 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
還有哪位先進可多作補充寶貴經驗!?+ o+ r) d- i2 N+ `$ H
5 g) l8 o" @/ e# U
wanghaibin:2005年11月16日21:253 d# q1 w9 b2 T4 c# _: R

( b- W5 `4 O3 p5 g+ G, v) u) ~; F很多初學者對於EMI設計都摸不著頭腦,其實我當初也是一樣,但是在做了幾次設計以後,也逐漸有了一些體會。
, p9 y4 R: \" }3 Z# z- H" A! T3 v4 b5 B) j
首先,對於大腦�面一定要清楚一個概念--在高頻�面,自由空間的阻抗是377歐姆,對於一般的EMI中的空間輻射來說,是由於信號的回路到了可以和空間阻抗相比擬的地步,因而信號通過空間“輻射”出來。瞭解了這一點,要做的就是把信號回路的阻抗降下來。
' H* C. e/ e: {7 K" C" x! R# w) M" [2 Y# m" W% h
控制信號回路的阻抗,主要的辦法是縮短信號的長度,減少回路的面積,其次是採取合理的端接,控制回路的反射。其實控制信號回路的一個最簡單的辦法就是對重點信號進行包地處理(在兩邊最近的距離走地線,尤其是雙面板要特別注意,因為雙面微帶模型阻抗有150歐姆,和自由空間布相上下,而包地可以提供幾十歐姆的阻抗),請注意由於走線本身在高頻�面也是有阻抗的,所以最好採用地平面或者地線多次接過孔到地平面。我很多的設計都是在採用包地以後,避免了時鐘信號的輻射超標...
$ f9 [5 ?- y# X$ ?" o6 y; k& Y  a
遊客,如果您要查看本帖隱藏內容請回復
) V: K9 N( H7 c4 d1 F

7 k/ @: S- ?2 J& b/ _- N. `, y! }以上是一些最基本的體會。對於EMI設計來說,需要你真正瞭解你自己的設計,什麼地方需要重點照顧,什麼地方出了問題會是什麼樣的現象,備選方案是什麼,都需要預先整理好。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂44 踩 分享分享
2#
發表於 2007-4-30 10:01:45 | 只看該作者
恩恩~沒錯,真正瞭解你自己的設計5 N; i- n# h6 f% K& {0 R
因為我也看過一些工程師在電源及地的LAYOUT上常會忘了做處理
5 {7 W2 q' e% @0 K1 `( T8 r& V最後搞的電源端都會藉由地竄出一些莫名的訊號影響到正常的工作
3#
發表於 2007-7-18 23:14:23 | 只看該作者
在拜讀chip123 的內容 令我學習甚多& u: z  d  B! l) @  R8 ^; H
不過文章中提到 "在高頻�面,自由空間的阻抗是377歐姆"$ ~0 o( A( b' M& V6 L# k, _, M
請問是用什麼方式去測得或是推導出來的呢?
4#
發表於 2007-7-27 11:30:29 | 只看該作者
我待的公司都是要自己搞出一個產品: 研發+EMI+生產  D/ ~1 \4 ]3 J3 z* k
EMI一開始從try&
5#
發表於 2007-7-27 11:36:48 | 只看該作者
我待的公司都是要自己搞出一個產品: 研發+EMI+生產
8 B' M! ]" T2 x# c3 M( ~* f+ {7 z4 ZEMI一開始從try & error,到會看很多很多相關的書籍資料,但感覺沒啥幫助耶!4 W. e/ |5 N8 p" \5 |
感覺LAYOUT一定要LAYOUT好! - B" C& l  |5 D- {. L. F
我比較怕的是低頻(30~300MHZ)整個base都提高的問題!! `3 Y- i, D8 w  M, o
高頻或單根的問題我有自信能解決!
: k9 H0 x) g3 M4 M7 X' K# o+ c2 M" L各位大大,可以說明若低頻base整個提高,是要從哪裡下手!
6#
發表於 2007-9-3 09:05:10 | 只看該作者
我認為EMC是一切以zero為開始  否則會粉心苦7 f( n$ ?0 A& z5 j7 i
然後在去看歐美學者之書
7#
發表於 2007-9-3 10:20:51 | 只看該作者
請問一下各位前輩們,你們再抓EMI是使用哪些設備9 b4 M) [. s7 C' v, i: W/ k: X
是近場探棒+接收器嗎
8#
發表於 2008-1-7 09:49:39 | 只看該作者
EMI我覺得....layout是一定要固好的8 @8 g& G' r; x8 U4 O, J6 l
但沒有絕對的...我想你一定要先了解你的電路有哪些chip
8 A6 r2 f/ Q7 r( ^9 Y' B7 N: F並查一下它的design guide這樣你才能知道哪些線是重點
0 Q2 r0 E# A$ Y" `# m& T: R+ a" a; M7 o! K4 v# k( Y$ e0 X0 H7 t9 ]  [4 Y* U
我debug會先想知道它的路徑  看它從哪裡跑出來
8 R2 d- K: }% I8 [5 b! g+ j+ O7 t再循著線路回去  它會告訴你...哪裡痛..呵呵
9#
發表於 2008-1-12 17:14:50 | 只看該作者

回復 1# 的帖子

Fabless 而且沒有做PCD板的IC設計公司普遍都不是很了解自己的CHIP
8 v- P& S3 \0 m; ]) R" O; h& |與其他公司的CHIP 組合在一起   上板子會發生什麼事情?
  i: M# v+ ?/ U2 i  Q用EMI的角度來說  為了怕彼此互相干擾 也不是很懂板子要怎麼做才可以. v  O3 F' Z1 x' f
避免掉 EMI的情況下,  只好把自己 輸出介面的 驅動電流降低 與客戶的IO介面3 ?5 Z2 Z4 c6 I3 ~, Y. v0 v( Q
作匹配,  如此就有一定的機會可以避掉EMI
10#
發表於 2008-3-3 15:04:47 | 只看該作者
用EMI的角度來說  為了怕彼此互相干擾 也不是很懂板子要怎麼做才可以
+ R7 I7 d) K% Z6 ~8 O0 U+ f避免掉 EMI的情況下,  只好把自己 輸出介面的 驅動電流降低 與客戶的IO介面5 {. F( Q. h& N; C* m8 j! h' b
作匹配,  如此就有一定的機會可以避掉EMI牛人们啊,谢谢!!!
11#
發表於 2008-3-18 10:12:05 | 只看該作者
謝謝chip123分享工作的經驗,讓我在對做板子避emi有更深一層的了解,我想請問一下包地是說,可將你的控制訊號走在地線之中,使用過孔使其降低影響嗎。
12#
發表於 2008-4-25 12:44:11 | 只看該作者
1.阻抗匹配很重要,EMC 就是與 overshooting 脫不了關係/ E3 i" U( j4 J) C# u$ T8 n
2.低頻base 太高,會跟power 有關, Layout與 ground 要做好
9 ?. _9 q' z% d* k7 N3.看是奇數倍頻還是偶數倍頻over limit line,奇數頻會跟clock 有關,偶數頻會與data 較有關5 w& f; C# x: |0 i# H- H4 g. T
4.還有水平scan 與垂直scan測出的issue 也會反應不同情況8 X4 }3 n2 J# ~8 }& @7 e" j
5.debug 手法蠻多種的,remove power,remove signal,一個個 block remove 慢慢追,當然量波形,近場掃瞄都免不了3 h" E- T5 ?  k. D
; l. D: ^2 S3 ^: s# q  S# W
不好意思,暫列以上部分..另外,關於EMI很多對策,要考慮cost 或 schedule 等等,所以不盡相同!
13#
發表於 2012-1-18 23:18:48 | 只看該作者
電場單位是V/m, 磁場單位是A/m.
; k/ F1 q! R. c) O; R- K( H4 `在遠場處,电场对磁场的比率(波阻抗)大约是120πΩ 或 377Ω

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
14#
發表於 2012-1-18 23:24:41 | 只看該作者
低頻BASE高,一般會先檢查GND
15#
發表於 2012-1-18 23:28:31 | 只看該作者
如果看英文的EMI書籍很累,就去找大陸網站看看吧!
+ I: }* }2 z8 @, y/ w/ X我之前都在大陸網站潛水,前兩天在想為什麼台灣的EMI相關網站不能像大陸如此蓬勃發展,所以就開始搜尋台灣相關網址。也真的是找到快放棄了才看到CHIP123,台灣真的要加油了!
16#
發表於 2012-1-18 23:32:10 | 只看該作者
看起來像是在說GUARD TRACE的觀念,但不曉得是不是我誤解了7 |9 U# @% A3 N) u- ]2 l1 p
GUARD TRACE一般設計得好是有效的,注意3W法則可能會更好
17#
發表於 2012-1-18 23:33:56 | 只看該作者
一般水平FAIL可先查水平CABLE或縫隙,垂直FAIL當然就先查垂直CABLE與縫隙
18#
發表於 2012-1-18 23:41:46 | 只看該作者
版主的問題實在太大,大到難以回覆,我應該可以列出300點以上的EMI設計注意事項,但這樣列出來實在沒意思,有比較具體的問題大家再討論吧!
( w0 V1 i% G. y0 M! R台灣人要加油啦!去大陸網站看看,就知道大陸的EMI程度到哪了!
19#
發表於 2012-1-31 11:45:23 | 只看該作者
快被阿陸仔給追上了~~台灣~加油!
20#
發表於 2012-3-9 09:57:22 | 只看該作者
受益匪浅,确实与大部分论坛的水贴相比,本坛子的帖子都是含金量很高的,来对地方了
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-24 01:05 PM , Processed in 0.122007 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表