Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
樓主: chip123

[經驗交流] FPGA 產品應用用在哪裡?

  [複製鏈接]
發表於 2011-11-23 12:17:38 | 顯示全部樓層
RADX Technologies公司執行長Ross Q. Smith表示:「我們期待賽靈思與RADX的合作,能在頻道密度、效能和投資報酬等各方面為寬頻市場的客戶帶來更具競爭力的優勢。我們雙方將為設備研發業者提供獨特、高度靈活且可擴充的平台,為新一代的網路奠定最好的基礎。 」
; k- ]+ V0 {; x: E, t, m) l% V& e2 ?  [4 ^# z% r
賽靈思7系列FPGA在單一元件中提供低功耗與高效能兩種特性,讓有線電視設備OEM廠商可開發出能同時提高QAM頻道密度和能維持現有功耗的理想系統。7系列FPGA的統一架構,讓設備製造商能輕鬆擴充至密度更高的方案(超過6個全頻譜連接埠),或是運用Kintex-7元件滿足飯店餐飲業等中低端應用的需求,以及北美以外的市場需求。整體而言,多系統經營業者能透過這項單一且高靈活性的架構滿足客戶在廣播與隨選視訊方面的需求。
8 A7 g# r/ T1 G/ H/ z+ c
! C9 p0 ~! U9 _5 J4 R' H同時,賽靈思還能為系統設計人員與研發工程團隊提供(透過RADX Technologies)通驗證的IP模塊,作為完整評估解決方案的一部分,協助業者快速開發Edge QAM/CMTS/CCAP系統,並縮短上市時程。賽靈思目前的FPGA架構可針廣泛的市場區隔進行擴充和調整,以支援不同的市場需求。賽靈思亦與多個高速DAC大廠合作,共同推出更多整合型解決方案。
回復

使用道具 舉報

發表於 2011-11-23 12:17:46 | 顯示全部樓層
價格與供貨時程
  s" f+ k5 \' ^6 q# w0 `賽靈思即日起開始供應獨立IP模塊。以Kintex FPGA為基本架構的FPGA展示平台亦將於2012年1月推出。+ M# N. ^1 N6 E3 y/ g+ k
8 m- O& W/ U6 M, [  [8 ]
關於賽靈思在廣播領域的解決方案 ' M* f3 G" o; U, ~
賽靈思是全球可編程邏輯解決方案領導廠商,針對高階的專業級廣播擷取、傳輸和顯示系統提供可擴充的效能、靈活性和可重新配置的方案。賽靈思的可編程元件可加速各種最新標準、介面和編解碼技術之採用與升級,並能大幅降低資本費用與營運成本。詳細資訊請瀏覽http://www.xilinx.com/broadcast
2 f% z% H6 Q0 u0 N' S9 |, M3 w& f
客戶贈言
- l4 r9 K" o2 i5 I! T+ q1 GAnalog Devices公司高速轉換器事業部產品行銷經理Carlton Lane表示:「賽靈思的IP能提供完整的前端系統解決方案。與賽靈思的合作讓ADI能夠為整體有線電視前端系統領域提供精湛的高速資料轉換技術。」
( v2 x* v) y5 i8 X$ T
3 ~  J, O! j+ dMaxim公司 整合產品高速數位類比轉換器(DAC)業務經理Tim Church表示:「賽靈思的IP具有高度靈活性,有助我們針對多種架構提供解決方案,並讓設計方案可視不同目標市場的需求提供向上或向下的支援功能。」
回復

使用道具 舉報

發表於 2011-11-28 11:05:48 | 顯示全部樓層

具有高性能創新的LatticeECP4系列重新定義低成本、低功耗FPGA

創新的6G SERDES、固化的通信引擎和超高頻寬DSP模組 適用於低成本與低功耗的無線、有線、和視訊市場應用9 n- z- L% m/ G& C7 b6 s* X0 I' ^
. R4 b7 U( E  E! ?

. \1 X4 B3 u* t7 d: }& H: S9 l【台北訊,2011年11月17日】萊迪思半導體公司(NASDAQ: LSCC)今天宣佈推出​​下一代LatticeECP4™FPGA系列,重新定義低成本、低功耗的中階FPGA市場。採用低成本wire-bond封裝的LatticeECP4™FPGA具有6 Gbps的SERDES,功能強大的DSP模塊和具有以硬核IP為基礎的通訊引擎,適用於低成本和低功耗的無線、有線、視訊、和運算市場。 LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3™系列為基礎,為主流客戶提供高階功能,同時保持業界領先的低功耗和低成本。LatticeECP4是各種應用用來開發主流平台的理想套件,如無線射頻遠端網路架構、分散式天線系統、微蜂巢式基地台、乙太網路彙聚、交換、路由器、工業網路、視訊訊號處理、視訊傳輸、和資料中心的運算。 7 y8 ^2 h! V9 j, I: a" F  q6 a

2 B' u4 R& F/ F% Q* w高品質的SERDES和固化的通訊引擎
3 G3 K7 b3 v# Y* D! Q: D# {; R
' D- b* i" Z9 ~( M# b4 SLatticeECP4 FPGA包含多達16個符合CEI 標準的6 GbpsSERDES通道,具有嵌入式物理編碼子層(PCS)模組,採用低成本wire-bonded封裝和高性能flip chip封裝,使客戶能夠選擇以晶片到晶片、以及遠距離背板應用的方式部署LatticeECP4FPGA。多功能和可配置的SERDES / PCS可以流暢、與固化的通訊引擎相集成,有效率地構建完整高頻寬子系統。通訊引擎可比採用類似的FPGA減少10倍以上的功耗和成本。LatticeECP4通訊引擎組合包括針對PCI Express2.1、多個10千兆乙太網路MAC和三速乙太網路MAC、以及串列快速I / O(SRIO)2.1的解決方案。 SERDES / PCS和通訊引擎的結合是完成以複雜串列協定為基礎的理想設計選擇,具有低成本、低功耗、和小尺寸的特點,同時可加快產品上市時間。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

發表於 2011-11-28 11:06:10 | 顯示全部樓層
創新的DSP處理技術,減少乘法器的數量
, e' _9 A% L  r* y1 ]/ G; O% p: Y
: z. n$ h. Q: m1 v' _+ sLatticeECP4系列具有功能強大的數位訊號處理(DSP)模組,18x18乘法器、寬ALU、加法樹、以及用於級聯的進位鏈塊。獨特的加速邏輯意味著每個LatticeECP4 DSP模組可等於4個LatticeECP3 DSP模組,較上一代LatticeECP3組件的訊號處理能力高出4倍。靈活的18x18乘法器可以分解成9X9、或組合成36X36,以便完美地符合客戶的應用需求。此外,多達576個乘法器可以級聯在一起構成複雜的濾波器,用於無線射頻遠端網路架構(RRH)、以MIMO射頻天線為基礎的解決方案,以及視訊處理的應用。
, ~& C8 }2 Y: E* A0 h! }1 J: G) q: a
更高的性能和容量
: E% c2 T3 _) o4 p
. e. q, A& Q" hLatticeECP4 FPGA的速度比上一代套件快50%,具有1066 Mbps的DDR3記憶體介面和1.25 Gbps的LVDS I / O,也可作為串列千兆乙太網介面。新的LatticeECP4系列還有66%以上的邏輯資源和42%以上的嵌入式記憶體,使設計工程師能夠在FPGA中構造完整的系統單晶片(SoC)。
# A. ]8 Q* q! C" V: J" B+ b3 @3 y  _/ q$ X# g
萊迪思公司業務部副總裁暨總經理Sean Riley表示,「下一代LatticeECP4 FPGA系列為客戶提供前所未有的高功能、高性能、低成本和低功耗的組合,這對高階、但成本敏感的無線、有線,視訊和電腦應用是必需的。萊迪思向來是市場先驅,用經濟的套件為客戶提供尖端的創新。現在我們的Lattice Diamond®設計軟體中包含了LatticeECP4套件。我們的客戶可以立即開始建立廣泛的、低功耗的平台,以擴大他們的市場。」
, o+ W! B1 m- y  I0 d$ D
6 X4 S7 H/ y; c; n% wLatticeECP4 FPGA的設計支持
& }+ ?! a9 C! t0 `2 C/ a
% x2 I) N, O% ?& z萊迪思提供智慧財產權(IP)核、開發板、和設計軟體,以便快速啟動設計並加快產品上市時程。一系列的智慧財產權(IP)核包括CPRI、OBSAI、串列RapidIO、XAUI、SGMII/千兆乙太網路、PCI Express、串列連接SMPTE、FIR濾波器、FFT、Reed-Solomon編碼器/解碼器、針對DSP功能的CORDIC、CIC、NCO、和針對記憶體介面和連接的其他IP核。
回復

使用道具 舉報

發表於 2011-11-28 11:06:18 | 顯示全部樓層
Lattice Diamond設計環境加速開發時間# W9 ?$ S# }& c; c# h
' ?9 H0 v: Y# a0 n0 J
客戶可開始使用Lattice Diamond 1.4 beta設計軟體,以LatticeECP4FPGA進行設計。Lattice Diamond設計軟體是針對萊迪思FPGA產品的全新旗艦設計環境,提供一整套功能強大的工具、高效的設計流程、和使用者介面,使設計人員能夠更迅速地針對低功耗、成本敏感的FPGA應用。此外,LatticeDiamond軟體繼續提供業界領先、專門為低成本和低功耗應用而開發的功能。其中包括非常準確的功耗計算器,基於引腳的同時開關輸出雜訊計算器和經驗證的MAP和PAR FPGA實現演算法,有助於確保低成本和低功耗設計的解決方案。4 D! w; \* y. x# _% o

9 f# R( `) ]. |7 S- M, A8 [3 f關於LatticeECP4 FPGA系列* M; S. `3 ?# V
( `$ F' q. i: n0 A% L/ l
LatticeECP4 FPGA系列有6款套件,提供符合多協議標準的6GSERDES,採用低成本的wire-bond封裝,DDR1/2/3記憶體介面的速度高達1066 Mbps,功能強大的可級聯DSP模組非常適用於高性能射頻、基頻和圖像訊號處理。LatticeECP4 FPGA具有1.25 Gbps的切換速度,還有快速LVDSI / O以及高達10.6Mbits的嵌入式記憶體。邏輯密度從30K LUT到250KLUT,多達512個用戶I/ O。 LatticeECP4 FPGA系列的高性能特性包括:
* @% z" |8 `- Q; W8 r+ R; E' ~7 `! \1 l& l; \* t
·         工作速度>500MHz的36X36具有乘法和累加功能的DSP模組。DSPslice還具有創新的級聯特性,用於實現寬ALU及加法樹的功能,而沒有FPGA邏輯的性能瓶頸。 DSP模組提供加速邏輯,相較於上一代DSP架構每個DSP模塊有4倍的頻寬。, d% ]% F: H( F7 t' ?; d. a
. o: x' M$ g. p/ o
·         6 Gbps SERDES符合CEI - 6G抖動規範,每個SERDESquad具有能夠混合和匹配多種協議的功能。包括PCI Express 2.1、 CPRI、OBSAI、XAUI、串列RapidIO2.0、SGMII/千兆乙太網路和萬兆乙太網路。$ |2 n# e0 |& H' U- s
7 b- a, e7 d. X$ ?' {( A; q4 m2 q
·         專門設計的SERDES / PCS模組能夠實現低延遲變化CPRI連結的設計,常用於採用無線射頻遠端網路架構連接的無線基地台。) D* [, h9 d2 ~3 b& b

& `1 p9 A  L) v% y# b3 c3 `·         固化的通訊引擎模組使用固化的金屬陣列,具有多個10GbE和三速MAC模組,以及PCI Express2.1和SRIO2.1模組。相較於傳統以FPGA為基礎的模組,這些模組的面積和功耗效率高出10倍以上。
" L0 O8 \3 V/ {& ]
) |( t+ a% g" H4 v! G+ ~·         符合SMPTE串列數位介面標準,具有前所未有的功能,每個SERDES通道獨立支持3G、HD和SD視訊廣播訊號。支援三速率而無需任何過採樣技術,盡可能減少消耗的功耗。
3 D/ L( |" q8 y( A" f" j1 T5 @  V$ n* p
·         1.25 Gbps LVDS I / O,擁有時脈資料恢復模組,能夠與高性能ADC/ DAC介面並實現SGMII/GbE鏈路。在通用的I / O上執行CDR功能為設計人員大幅增加串列I / O的數目,當需要大量的SERDES通道時,甚至可以使用更小的FPGA,大幅降低實現串列乙太網路介面邏輯的成本。 2 I$ Y( E+ Y: L- v. @
: e9 k' c" T0 |9 O
這些特點使LatticeECP4 FPGA系列非常適合大量的成本和功耗敏感之應用,例如無線基礎設施、有線接入設備、視訊和圖像,以及運算應用。
) Q, _! u! w% H# s
5 U5 S4 [) F0 K3 @' l) A供貨
9 {  D: ^4 M9 ~, R8 ~! H1 @& I; x0 m: y' E- k0 _/ K" |
有些客戶已經開始使用Lattice Diamond 1.4 beta設計軟體以LatticeECP4FPGA進行設計。在2012年的上半年可獲得套件樣品,預計2012年下半年開始量產出貨。
回復

使用道具 舉報

發表於 2012-1-9 17:29:01 | 顯示全部樓層

賽靈思於CES 2012展示新一代汽車駕駛輔助與資訊娛樂系統

乙太網路AVB開發套件可讓開發人員 針對車用影音應用打造首款完全開放網路標準最佳化系統
& T3 C6 O0 `: }+ y: ~/ \, F; c8 O4 ~& q$ p
& }7 ?+ l* n) ^! T7 t
全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)將於2012年國際消費性電子展(CES 2012)展示全球首款以乙太網路影音橋接(EAVB)網路方案為基礎的現場可編程邏輯閘陣列(FPGA),該方案可為各種車載傳輸提供最佳化高速資料流量。消費者對於搭載在駕駛輔助、導航和車用娛樂系統的高解析度螢幕和影像品質需求日益提升;因此,車用內容傳輸也衍生出許多相關的挑戰。這次在電子展中展示的重點乃為賽靈思與其聯盟計畫成員Digital Design Corp. (DDC) 共同開發的新款EAVB開發套件,該款套件能為車用系統開發商提供可加速各種應用開發所需的開發架構與工具,為駕駛與乘客帶來更豐富的駕馭與乘車經驗。
5 H! t4 D2 j" i. x/ D: s/ D* ^( g. |3 w% Y# [$ t) T1 e
賽靈思將於CES 2012中(攤位編號:#MP25556)展示最新款EAVB開發套件,內含搭載多個攝影機的駕駛輔助功能與多個資訊娛樂影音來源串流。此外,另一款運用Spartan-6 FPGA設計的車用3D環場影像展示系統,更突顯了賽靈思持續開發即時、具多個攝影機的駕駛輔助解決方案的決心。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

發表於 2012-1-9 17:29:42 | 顯示全部樓層
% A2 K5 M: l2 V$ \' g" V

: a. R+ X" b1 `" }1 @賽靈思汽車部門總監Nick DiFiore表示:「IEEE 802.1 EAVB標準規格雖然尚未底定,但已獲得許多頂尖汽車製造商的重視。這並不令人意外,因為乙太網路提供一個完全開放、高靈活性且應用層面極廣的通訊標準,能夠滿足各種車用系統對於即時串流媒體傳輸的特殊需求。身為AVnu Alliance®聯盟的創始成員,我們致力於建立一個與EAVB解決方案相容的產業體系,提供可靠的影音內容傳輸。我們與DDC的合作將促進這項計畫的達成,更讓我們實踐對汽車客戶提供完整車用連網產品的承諾,讓他們可與快速演變的消費性電子和資訊技術與時並進。」
( S1 |8 Y* B8 y
, O/ [3 m# S/ G7 r這款EAVB解決方案將先前發表的Xilinx Ethernet AVB Endpoint LogiCORE® IP擴充成完整的網路介面解決方案,其高靈活度的特性能滿足客戶的特殊應用介面需求。此外,這款方案還能賦予賽靈思FPGA目前普遍應用範疇最高的整合潛力,包括傳統的資訊娛樂連網(例如:主處理器協同晶片)以及各種駕駛輔助(DA)應用。在這些應用中FPGA通常可為環場影像顯示、視角盲點偵測和即時車道追蹤等功能執行影像處理作業。 

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

發表於 2012-1-9 17:30:00 | 顯示全部樓層
DDC視覺系統工程師Scott Keane表示:「駕駛與乘客不僅期待有更高解析度的螢幕與優異的影像品質,更期待系統能提供各種重要的即時資訊,讓駕駛能在各種狀況中立即做出反應。這款開發套件證明了EAVB不但讓賽靈思FPGA元件在駕駛輔助系統中表現優異,更能帶給乘客頂級的影音品質。此外,套件內含的模組化IP可另外授權使用,因此客戶可根據不同的應用需求進行客製化。」
: m3 r* o% h9 A) J
8 F8 Q& A, R3 N/ d6 m( B; J新的IEEE 802.1 AS、QAT 與QAV 標準已完全建置在賽靈思/DDC EAVB解決方案內,可透過100 Mb/Gb乙太網路式的區域網路(LAN),以完全決定式模式提供高傳真度、低延遲率的影音傳輸。這意謂著,在車用系統中可利用單一同質性區域網路來傳遞各種資訊娛樂與駕駛輔助內容,包括系統控制與影音資訊等。此外,系統開發人員可自行建構任何類型的網路拓撲(如:星狀、樹狀或混合式結構),依照實際需求來擴充網路頻寬,在任何連結模式下,最多可保留75%的頻寬以確保媒體串流的服務品質。DDC IP核心內含許多功能,包括影音資料封包化、媒體擷取、媒體時脈回復與串流寬頻保留協定,以及針對通用資料或指令/控制提供舊式乙太網路流量支援。5 {3 x9 O5 T* A& H4 J6 `6 M7 p

/ A, m0 X$ l! B在賽靈思/DDC的展示中,可看到由4個不同攝影機所拍的影像資料,以串流方式透過EAVB網路傳送到FPGA進行駕駛輔助影像與影像處理(例如:車用3D環場影像顯示功能)。此外,資訊娛樂影音訊源能在同一個網路上,以串流模式將內容傳送到遠端螢幕;而低延遲率的MJPEG視訊壓縮功能則更可進一步有效管理網路頻寬。
回復

使用道具 舉報

發表於 2012-1-9 17:30:16 | 顯示全部樓層
車用的Spartan-6 FPGA元件
9 i- Z+ V( \* n; L7 C以Xilinx Automotive (XA) Spartan®-6 FPGA為基礎的EAVB 開發套件,帶來先進的系統整合能力,並能以最低的整體成本提供頂尖的高量產汽車應用。XA Spartan-6系列有10款產品,可提供的密度範圍從3,840 到101,261邏輯單元皆有,最高搭載180個平行運算DSP MAC引擎,並具備完整的I/O功能與高達3.125 GHz的速度。透過成熟的45奈米低功耗銅製程技術,不僅在成本、功耗與效能之間達到最佳平衡,XA Spartan-6系列元件可提供一款高效率、雙暫存器的6輸入對照表(LUT)邏輯配置,以及眾多的內建式系統級模塊。# c6 m% W* {# U& h

, g& Q: J3 `6 QXilinx Automotive (XA)是現今許多資訊娛樂、駕駛輔助與駕駛資訊系統的最佳可編程引擎,已被廣泛運用於許多新一代的先進系統中。通過XA驗證的裝置具有無與倫比的可靠度與靈活性,可大幅提升駕馭經驗,更能滿足車用系統對品質的嚴苛要求。) ~1 f/ b, n# y, ~
- g, V% A5 ?% C+ a% t
DDC目前對DDC/Xilinx EAVB 開發套件的定價為9,999美元,包含硬體、參考設計方案、以及單一使用者的評估IP授權。
& I( p$ k* h3 v' J  X5 y$ K% f/ Z+ s% z) a! h* d2 b3 x' B2 |4 O
關於DDC. H$ R4 t* w9 q9 V
Digital Design公司專門為汽車產業提供各種以FPGA建置的高整合度、低成本、以及高效能的解決方案。欲得知該公司的詳細資訊,請瀏覽:http://www.digidescorp.com/eavb
回復

使用道具 舉報

發表於 2012-2-24 14:31:26 | 顯示全部樓層
Altera首次展示FPGA與100-Gbps光模組的互通性  Altera Stratix V GT元件是業界唯一採用28-Gbps收發器技術的FPGA,支援實現下一代100-Gbps網路6 ]6 n' K4 S0 m; R. ?; `

! m7 @* }; m9 [/ a2012年2月23日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,使用28-nm Stratix® V GT FPGA成功展示了與100-Gbps光模組的互通性,進而支援實現下一代100-Gbps網路。這是業界第一次展示FPGA與100-Gbps光模組的互通性,證明了Altera®致力於協助系統工程師和生產廠商開發高密度、低功率消耗光網路上所做的承諾。在發佈今天的新聞之前,Altera還於2011年9月宣佈,Gennum和Altera為下一代100Gb/s網路展示了4x25Gb/s IC。這些解決方案相結合,增強了公司的光模組產品,為業界應用28 Gbps技術開闢道路。
1 c2 Y: `: ?( ?9 ~$ v: `: Y% N3 Z
3 n0 t' |6 F! ?將在2012年3月6日到8日洛杉磯會議中心舉辦光纖大會(OFC)的光互聯論壇(OIF)上,在多家供應商的713展位上進行這一場展示。展示利用Molex的zQSFP+互聯系統,在超過2 km單模光纖上測試28-Gbps傳輸技術。該展示在Altera的Stratix V FPGA中,包括了四通道的PRBS31資料,是特別為支援頻寬要求最高的通訊系統量身訂做。資料在Gennum VSR主通道上進行傳輸,插入損耗為12 dB,透過Molex zQSFP+連接器連接至Gennum時鐘和資料恢復(CDR)積體電路。經過重新同步的CDR輸出被傳送至Molex 1490nm光模組,通過2 km的SM光纖,將光資料迴路送回至接收器。在接收方向,資料流程順序相反,透過級聯模組,結束在FPGA上。在Altera FPGA中的錯誤碼校驗器會驗證通過系統的整個發送和接收資料路徑,確認運作過程沒有錯誤。6 _& v# i- `5 ^" D) ^
- Q* X# A1 g$ R9 B3 |' s6 R
全球網際網路資料量在今後幾年將繼續迅速增長,需要更大的頻寬,推動了大規模網路更新的需求。Altera的Stratix V GT元件使用25G-QSFP+和CFP2外形封裝,設計來支援25到28-Gbps資料串流,以滿足下一代的100-Gbps可插拔光模組、線路卡和直接連接銅纜的需求。它實現了優異的抖動性能,而且功率消耗非常低。
9 [2 J1 r0 v' YStratix V FPGA具有28-Gbps整合式收發器,可提供以最低功率消耗來實現最大的系統頻寬,每個通道在28 Gbps時,功率消耗不到200 mW。Stratix V FPGA透過28-Gbps收發器以及高達66個全雙工14.1-Gbps收發器,可支援背板、光模組和晶片至晶片應用。Stratix V GT FPGA中的收發器以最低抖動實現了業界最高的系統可靠度。# d% ]8 B4 h' }# O" A
Altera將在OIF的2825展位展示光傳送網路(OTN)矽智財(IP)和28-nm FPGA技術上的最新創新。公司會在關鍵建構模組上與業界共用資訊,讓系統和設備生產廠商能夠為未來的通訊系統開發密度更高、功率消耗更低的光網路。
回復

使用道具 舉報

發表於 2012-2-24 15:11:33 | 顯示全部樓層
三款新產品增強LatticeECP3™FPGA系列的功耗效率和性能並縮小封裝尺寸" o/ G3 u! T$ Z4 j
-低功耗、高速和小封裝適用於消費電子、通訊和視訊應用-
# N; b# f* i$ z/ \+ i$ h* H
* Q6 R) L# A5 J! l- o【台北訊,2012年2月22日】萊迪思半導體公司(NASDAQ: LSCC)今日推出廣受歡迎Lattice ECP3™ FPGA系列中具備更低功耗、高速和迷你封裝性能的衍生產品。對受限於功耗和尺寸大小的專業攝影機、監控攝影機、醫療影像、視訊通訊、和小尺寸的有線和無線應用來說,新的產品將是克服挑戰的理想選擇。Lattice ECP3低功耗FPGA的平均功耗比標準的ECP3低30%,高速的ECP3處理速度快10%。新加的產品還包括業界最小、具高速SERDES、DDR3記憶體介面的FPGA。搭載SERDES的迷你FPGA比具有相同邏輯功能的標準Lattice ECP3尺寸小66%。
5 {5 M% B  {/ O. j& d0 S
" w5 b& S6 z/ m0 p萊迪思半導體晶片解決方案行銷總監Shakeel Peera表示,「針對各種專業消費電子和通訊應用,新的低功耗、高速、小尺寸的產品將為廣受市場好評的Lattice ECP3 FPGA系列擴展應用範圍和深度,幫助客戶建構具成本效益,能有效處理高速視訊和網際網路資料的緊緻產品」。
! D* R8 Y. Y0 U! }% l3 t  `+ G7 r, Y. H+ u$ y
擁有SERDES和DDR3介面的低功耗的中階FPGA6 e. |' y" D# J! Y! x+ \

$ Y2 C3 f! j8 r2 h2 a與標準的LatticeECP3產品相比,新的低功耗產品的靜態功耗降低了40%。與競者同類型中階FPGA相比,總功耗則降低了高達30%。萊迪思半導體公司為每個Lattice ECP3系列的產品提供低功耗版本,包括現有速度為- 6L、-7L、-8L和「商業」和「工業」溫度等級規格的產品。 Lattice ECP3的低功耗產品是業界最低功耗的中階FPGA,具有高品質的3.2G SERDES和高速DDR3記憶體介面,提供設計人員對功耗預算受限的FPGA產品如,專業消費電子、通訊和視訊應用更大的彈性。
回復

使用道具 舉報

發表於 2012-2-24 15:11:44 | 顯示全部樓層
針對緊緻型產品提供業界最小、搭載SERDES的FPGA! R  S0 m9 j: @. ?+ Y& Q
' b- n& j/ Y: K
萊迪思半導體公司同時宣佈推出業界最小、具有3.2 G高速SERDES和800 Mbps DDR3記憶體介面的FPGA。搭載17K LUT和116個用戶輸入/輸出的10mm x10mm產品比當前相同邏輯密度的Lattice ECP3 FPGA尺寸小66%。搭載SERDES的迷你FPGA非常適合空間受限且需要處理高速視訊和網際網路資料的應用。Lattice ECP3迷你 FPGA有三種速度等級(-6,-7,-8),兩個功耗等級(標準和低功耗)和兩個溫度等級規格(「商業」和「工業」)。這些「迷你」的FPGA可協助各產業的設計人員構建受到尺寸、重量、功耗和成本(SWAP - C)限制的嵌入式系統。 2 |- J* N4 ]6 f; L, K3 X

& I/ o- _- g' K  ?2 V4 @用於複雜設計的高速中階FPGA7 r$ s: R/ z) b; f6 ~, `  g5 G
6 s2 s0 I1 v! ~/ S1 |5 k) L
Lattice ECP3高速產品比目前最高速度等級(-8)的Lattice ECP3 FPGA的速度快10%。針對「商業」和「工業」溫度等級規格的Lattice ECP3系列的四個系列產品(35K、70K,95K和150K  LUT的FPGA)的高速(-9)產品目前已經推出上市。這些高速產品能協助設計人員針對複雜的FPGA設計進行佈線,而此佈線的特定應用或關鍵路徑往往會有標準產品無法滿足的時序要求。
5 n7 ~1 t* F( U1 z# [7 `5 M' c) }, F6 x* p" i; P7 a& n! c. [
購買資訊
0 N" z8 ~5 F# z/ j, I5 k1 ~/ D$ C$ `% d6 R) j+ `
LatticeECP3 FPGA系列的所有新產品已檢測合格並進行量產。單位批量為500K ,以328csBGA進行封裝的Lattice ECP3-17K迷你套件起價為每片4.95美元,預計在2013年第四季度交貨。
回復

使用道具 舉報

發表於 2012-4-11 12:07:36 | 顯示全部樓層
Altera的FPGA OpenCL計畫大幅度縮短了早期試用客戶的開發時間
5 a" Y1 \( D. u; {( e  dgoHDR採用OpenCL開發了採用FPGA架構的高性能解決方案,與傳統的HDL流程相比,大幅度縮短了開發時間
3 Y3 v: y% K' L& u
; h- T9 n0 z/ }* k2012年4月11日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,goHDR做為FPGA OpenCL計畫的早期試用客戶,透過Altera的FPGA OpenCL計畫,大幅度縮短了開發時間,顯著提高了性能。與Altera密切合作,goHDR將其專用的C程式碼導入到OpenCL標準中,以不到一星期的時間便在FPGA中實現了這些程式碼——使用傳統的HDL流程,這一個過程一般需要3到6個月的時間。
' O+ O! Z' z7 X8 e; ?& Y
7 G2 c1 ]& |6 KAltera在FPGA技術上的專長與goHDR深厚的寬動態範圍(HDR)知識相結合,兩家公司利用OpenCL做為共通語言,進而使得goHDR能夠快速開發支援HDR的電視解決方案。這一個解決方案在Altera FPGA中實現了goHDR的專用視訊轉碼器演算法,使現有的電視能夠以即時速率顯示HDR視訊內容——達到至少每秒25幀。透過使用OpenCL標準,goHDR完全能夠在C層級的環境中工作,在其FPGA設計中迅速完成多次設計的反覆運算。
回復

使用道具 舉報

發表於 2012-4-11 12:09:20 | 顯示全部樓層
goHDR有限公司的創新總監Alan Chalmers評論表示:「HDR視訊有很高的資料和運算要求,對電視或者機上盒等這類平臺的視訊處理而言是很大的挑戰。FPGA是傳統多核心CPU和GPU非常有吸引力的替代方案,但是,我們並不是經驗豐富的VHDL程式設計人員。Altera的OpenCL解決方案非常適合我們的HDR電視應用,大幅簡化了這一個應用的實現。採用Altera的FPGA OpenCL計畫,我們能夠在不到一個星期的時間內建立我們的系統並運行它,在非常有限的開發時間裡滿足我們專案的性能要求。」
$ v/ c! x$ y( h, h) y' N8 Y, F; t, }# i/ h4 Z9 L. [# [) O4 R: F8 ]
goHDR為使用者提供了高階資料壓縮演算法來開發HDR技術。goHDR開發的編碼/解碼軟體支援在多個領域應用HDR視訊,包括,電影和電視、電腦遊戲、安全和行動裝置等。4 d5 o9 o; ~4 _: X/ l1 L
Altera於2011年11月啟動了FPGA OpenCL計畫。做為這一個計畫的一部分,Altera最先與早期試用客戶、學術科學研究和標準組織合作,定義並開發了FPGA OpenCL解決方案。FPGA OpenCL結合OpenCL平行程式設計語言,發揮FPGA的平行處理性能,與採用多核心CPU和CPU/GPU的系統相比,顯著提高了性能,縮短了開發時間。
! B: b, i" }) J/ K& v# N: x5 `6 f. ?5 G2 q
Altera的DSP和IP軟體市場總監Alex Grbic評論表示:「採用我們的FPGA OpenCL計畫,極大的方便了設計人員加速其FPGA設計。FPGA OpenCL大幅度提高了設計人員的效能優勢,這些設計人員以前曾在C環境中對演算法進行模型建立,而現在將其轉換到了HDL中。FPGA OpenCL解決方案進一步推動了FPGA在各類市場上的應用,包括,軍事、醫療、電腦和廣播等。」
回復

使用道具 舉報

發表於 2012-4-17 14:18:14 | 顯示全部樓層
Altera和Eutecus公司為多通道D1解析度視訊監控系統,提供採用FPGA架構的視訊分析解決方案  n7 E* @6 G) I: x5 E! a" P
單晶片解決方案支援使用者在四路視訊通道上同時進行480p/30fps標準畫質視訊分析& C6 w. L7 v/ J+ y3 D

6 F/ T4 u! G( }9 q  x% [2012年4月17日,台灣 ——進一步延續其在採用FPGA架構的視訊監控解決方案上的領先優勢,Altera公司(NASDAQ:ALTR)今天發佈了為監控系統的數位視訊錄影機(DVR)和網路視訊錄影機(NVR)的四通道標準畫質(SD)視訊分析提供新的解決方案。與Eutecus公司聯合開發,Altera最新的視訊分析解決方案支援使用者使用一顆FPGA,來同時分析四路D1 480p/30fps(每秒幀數)視訊通道。用戶可以在現有SD監控投入上迅速高效的增加功能,不需要購買整合了分析功能的新攝影機。1 z/ g5 K% w2 w. P# E, J+ s6 W+ D
, H, q8 P, x7 m$ O" M# [4 B, L$ f
Altera的視訊分析解決方案包括低成本、低功率消耗Cyclone® IV FPGA,以及Eutecus的多核心視訊分析引擎(MVE™)矽智財(IP)核心,它在FPGA中完成分析功能。與DSP或者傳統的採用伺服器架構的方法相比,這一種解決方案支援設計人員採用單顆FPGA來替代多個DSP處理器,進而降低了成本,而功率消耗不到3W。Altera採用FPGA架構的視訊監控解決方案,是客戶在設計像是銀行、教育、城市、工業、政府和車流量監控系統等多種應用時的理想選擇。
8 _0 q0 h5 M# L2 Y
/ k6 l8 ]' J- X7 [; y2 h這一個採用FPGA架構的視訊分析解決方案非常靈活,支援設計人員訂製他們自己的視訊監控系統。Eutecus的MVETM IP結合了大量的平行運算法則以及專門的多核心輔助處理器,多個Altera® Nios® II核心整合在一顆Cyclone IV FPGA中。這一個解決方案還提供軟體GUI,支援設計人員針對他們的特殊應用來訂製事件探測參數和規則。Eutecus的IP包括可靠的應用程式介面(API),支援使用者連結自己的視訊管理系統,或者用於開發自己的訂製GUI解決方案。
回復

使用道具 舉報

發表於 2012-4-17 14:18:30 | 顯示全部樓層
Altera軍事、工業和運算部資深副總裁Jeff Waters評論表示:「Altera和Eutecus的高性能、低成本和低功率消耗採用FPGA架構的視訊分析解決方案,專門設計用於為視訊監控系統開發人員提供靈活的平臺,突出最終系統的優勢。讓設計人員能夠快速方便的獲得硬體和IP,我們的客戶能夠更快速地進入市場,並在現有監控設備上高效的擴展他們的分析功能。」: T. e, }  f" O% e$ u) k# F

3 n9 W1 D/ a9 n5 I* Q/ m# BEutecus執行長兼總裁Csaba Rekeczky表示:「Altera的Cyclone IV FPGA與它的Quartus II軟體環境,可為Eutecus新一代的MVE解決方案軟體環境提供理想的模組化設計環境,視訊分析客戶可以透過借助Eutecus高度模組化、具靈活性與可塑性的IP核心,以及Altera的低成本、低功率消耗、可訂製的FPGA,來一起開發單通道的網路攝影機與多通道的DVR/NVR產品,從與我們這些公司密切合作中獲得優勢。」6 E4 |" Z/ j  C" O$ Q$ |& D

  }% U6 m$ m) q1 aAltera全面的低成本、低功率消耗視訊監控解決方案針對高畫質(HD)和標準畫質(SD)解析度系統。2011年,Altera和Eutecus推出了業界的第一款採用FPGA架構的視訊分析解決方案,實現了完全HD 1080p/30fps即時視訊處理能力。使用相同的處理引擎,兩家公司能夠為四通道D1解析度系統迅速訂製HD引擎,在低解析度多通道解決方案基礎上滿足用戶更高的要求。6 a6 B3 P2 e1 d0 ~4 z

  y5 k$ j( s+ G0 ^0 [9 {$ f. b供貨資訊% d# I5 c7 N% {1 ?# l
Altera現在已經可以提供四通道D1視訊分析解決方案以及1080p HD視訊分析解決方案。Altera還為所有視訊分析解決方案提供了單一供應商來源模式。用戶可以直接從Altera那裡購買IP和FPGA,大幅度簡化了視訊監控系統的開發。利用這一種購買模式,使用者不需要同時接觸多個供應商來討論授權費用、NRE費用或者版權。
回復

使用道具 舉報

發表於 2012-7-3 14:58:30 | 顯示全部樓層
賽靈思推出PCI Express 3.0標準整合式模組解決方案 加速設計生產力與提高系統效能
' y0 ^9 R- n) [賽靈思推出領先業界的PCI Express 3.0硬式模組與1866 Mb/s DDR3解決方案
% Q9 J4 g5 _& F$ {  R0 K1 k7 s$ z# o3 o+ v2 h# O: s

( g! I) j$ o; N' A, j& qAll Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)宣佈針對採用Virtex®-7現場可編程邏輯閘陣列(FPGA)整合式模組的設計推出全新解決方案;這款整合式模組可支援PCI Express® 3.0 x8規格與DDR3外接式記憶體,為開發人員提供可立即著手設計支援PCI Express  3.0 相關設計所需之建置模組。賽靈思支援PCI Express 3.0的整合式模組配合支援中階速率(mid-speed grade) 元件的1866 Mb/s高速記憶體介面,可讓客戶針對系統頻寬需求高的通訊、儲存、伺服器等應用設計各種系統。. l* o( Q8 q/ D1 R" n

( M4 a1 a' n, k' E  i; M  F& ~相較其他記憶體解決方案,賽靈思的解決方案可提供高出40%的效能優勢,並藉由在中階速率元件中提供最高記憶體資料率,以及在Virtex-7 XT元件中提供單源I/O虛擬化(single-root I/O virtualization)與多功能端點等內建功能,協助客戶提高設計生產力,並滿足資料中心與雲端運算等各種與日俱增的需求。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

發表於 2012-7-3 14:58:43 | 顯示全部樓層
賽靈思公司PCI Express產品經理Ketan Mehta表示:「藉由中階速率元件,客戶可用最低的成本即可建置高效能的PCI Express 3.0 x8相關設計。此外,賽靈思透過領先業界的收發器技術來達到最高的生產力,該項技術提供許多自動調校功能,可快速啟動自動調適判別回授等化器(DFE) 等功能連結。這項特性可簡化設定程序,並運用支援PCI Express 3.0標準的高速序列收發器,進而大幅加快產品開發時程。」9 M  ^4 I+ T. O6 X$ L- f
. u/ x0 E. O3 {7 Q! |* o( Y
Virtex-7 XT 與HT FPGA是第一代整合Hard IP核心提供PCI Express 3.0標準支援的賽靈思All Programmable元件。Kintex™-7 與Virtex-7 FPGA都支援1866 Mb/s DDR3外接式記憶體介面,可進一步提高PCI Express系統的流量。賽靈思的PCI Express 3.0影片展示了Virtex-7 X690T FPGA整合式模組在現成的PCI Express 3.0系統內之運作情形。( c3 @& \5 k1 J3 `! C( P
+ R9 d& L; K! f$ s! L' c
對於沒有使用PCI Express 3.0標準的整合式Hard IP核心的設計,則可採用Northwest Logic公司 以及PLDA公司等賽靈思聯盟計畫成員所提供的Soft IP。
3 F5 F; J6 B+ W/ v+ |3 L8 h& _6 F5 f* L7 X! y" r# V0 |
供貨時程; M: i; T3 f# l9 _* B' C' |$ @
開發PCI Express  3.0 x8相關設計所需的元素已開始供貨,其中包括內建PCI Express模組的Virtex-7 X690T FPGA、ISE® Design Suite 14.1 軟體工具支援服務、賽靈思聯盟計畫成員提供的DMA引擎、以及1866 Mb/s DDR3外接式記憶體介面。請參考內建了PCI Express 3.0標準整合式模組之Virtex-7 X690T FPGA的展示影片。詳細資訊亦可瀏覽Xilinx.com的PCI Express標準網頁,或洽詢Xilinx業務代表。此外,賽靈思1866 Mb/s DDR3 外接式記憶體介面影片也將展示如何在Kintex-7 325T FPGA機板上運用中階速率元件。
回復

使用道具 舉報

發表於 2012-9-18 13:28:25 | 顯示全部樓層
賽靈思併購無線回程解決方案供應商Modesat Communications
2 M- \3 L6 m( l% T備受市場肯定的無線回程技術與設計專業 加速搭載賽靈思All Programmable FPGA的行動網路回程平台上市時程3 x" Z) [: o( z: h" Y
! Z! L& ]4 X* n5 Z& J- o3 \
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈併購Modesat Communications旗下所有資產。Modesat Communications是高效能無線回程解決方案供應商,擁有領先業界的技術與發展藍圖。致力於開發行動網路回程平台的OEM廠商,現在可運用賽靈思All Programmable 7系列FPGA和Zynq™-7000系統單晶片(SoC),搭配Modesat的無線回程解決方案開發新一代產品,有利於提高市場競爭力和創造差異化產品。賽靈思的行動網路回程解決方案可為目前許多受限於市售IP方案的OEM廠商,提供一個可縮短產品上市時程的替代方案,其中可讓客戶能保有各家獨有的IP,同時也可運用各種回程解決方案和賽靈思All Programmable FPGA與SoC元件的靈活性加快產品上市時程。   : }% H5 x2 G1 L
. h& |" l) Z8 L0 `( s  T$ ]
賽靈思公司資深副總裁暨通訊事業部門總經理Krishna Rangasayee表示:「賽靈思併購Modesat後,將其產品與技術納入賽靈思現有的無線解決方案中,未來我們可以為客戶提供更優質的服務和更多價值。這讓我們感到振奮!許多賽靈思的客戶一直希望我們能為他們提供各種針對行動網路回程應用最佳化的全方位解決方案。在聽取客戶的意見後,我們即調整了產品陣容與技術發展藍圖,以滿足客戶的需求。而加入Modesat的技術後更可讓我們發揮最大的綜效。併購Modesat再一次證明我們對無線市場堅持不變的承諾。賽靈思將持續為客戶提供一整套最好的矽元件、解決方案IP和設計服務,協助他們推出具差異化的產品,並能在他們的目標市場中屢創佳績。」
; f& h, i" v5 f) h
% @0 p4 Q1 @/ m+ X全球各地的LTE網路已越過現有回程網路基礎建設的負荷,因而讓電信營運商必須挹注大筆資本支出為無線回程設備升級。各家OEM廠商均努力開發多元化的行動網路回程產品陣容,藉此加入新的功能與技術以因應不斷演變的市場需求。除了傳統的微波回程方案外,業界對e-Band與非直視型(non-line of sight, NLOS)技術的關注度越來越高。在產品週期快速變化、成本競爭激烈的無線回程技術市場中,OEM廠商面臨許多新的挑戰,同時也獲得許多商機。賽靈思是各大行動網路回程OEM廠商的關鍵半導體元件供應商,現透過與Modesat合併,更可為OEM廠商提供眾多領先業界的解決方案IP與服務,以因應各家OEM廠商不同回程產品策略之需求。
回復

使用道具 舉報

發表於 2012-9-18 13:28:31 | 顯示全部樓層
Modesat Communications共同創辦人Tarmo Pihl表示:「賽靈思是無線通訊市場首屈一指的FPGA廠商,而我們的數據機技術及設計專業與賽靈思各系列的產品都是極佳的搭配。賽靈思以其完備的All Programmable FPGA方案為基礎,在無線回程基礎建設方面累積了可觀的成績。在加入Modesat的回程解決方案後,賽靈思在這個市場的發展機會將可大幅擴充,而我們也可為一線和二線的無線基礎建設客戶提供更好的服務和完備的回程數據機(backhaul modem)解決方案。 」 7 t9 R; M1 O- R0 C7 H: B
# \' T" b- _8 _9 J! _% L$ G
Modesat的IP解決方案針對各種專為FPGA矽元件研發的演算法進行高度最佳化。Modesat的專利技術通過各家客戶的驗證,並整合到許多客戶的回程系統內。該公司的IP解決方案支援完整的無線行動回程需求,包括無線單一營運商實體層、封包處理與連結(eNet)等功能。
' y) I/ z" N3 E& G& G
6 D9 S, o( @: k6 x1 n以賽靈思的All Programmable FPGA和Zynq-7000 SoC搭配Modesat的IP核心,加上現有的賽靈思訊號處理技術與封包處理IP核心,客戶可擁有眾多優勢,包括高系統效能、低功耗、All Programmable系統整合的靈活性、降低物料清單成本,以及加快各項設計的速度。賽靈思的行動網路回程解決方案為現今市面上的ASSP矽元件解決方案提供一個可行的替代方案。這項併購案進一步展現賽靈思在無線通訊基礎架構市場的領導地位,並以實際行動承諾對這個市場的投資。 ; S& r* x5 K4 g0 G/ W% P

+ E, t7 }4 ~  OModesat Communications在2005年創立於愛沙尼亞塔林(Tallinn),專門針對微波、E-Band和非直視型NOLS(non-line of sight) 無線回程市場開發各種回程數據機解決方案。該公司擁有15位員工,未來將加入賽靈思的通訊事業部門。Modesat位於塔林與加州聖地牙哥的辦事處將繼續營運。   . E  d" g2 j  G9 G/ F
/ ^. M8 g1 m3 X( m- U: [
市場研究公司Infonetics Research電信營運商網路部門首席分析師Michael Howard表示:「由於IP/乙太網路已成為行動回程設備市場的主要驅動力,因而這個市場的特性在去年起了稍微的變化。行動通訊營運商與回程傳輸供應商挹注大筆資金投資IP,進而推動整個設備市場的發展。LTE(以及WiMAX)的基礎技術朝IP發展已是勢在必行的趨勢。微波回程是一個極具吸引力的市場,同時也是最大宗的回程解決方案,其市場規模在2012年已高達40億美元,預計到了2016年將可突破50億美元。 」
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |才庫事業群

GMT+8, 2021-10-22 12:27 PM , Processed in 0.121007 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表