Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
12
返回列表 發新帖
樓主: 0918429587

[問題求助] 關於ESD input and output pin 保護電路設計

  [複製鏈接]
發表於 2010-5-10 14:38:41 | 顯示全部樓層
Per my experience ,Diodes + RC-Control , inverter and PowerClamp is better for out pad* a8 A6 Y) P0 A* Q. z/ i6 y
Generally speaking ,the root cause of ESD failed is from below.
* X* G4 Q' C( J; f" z2 C' i% _6 B<i>clamp NMOS's ability.; F5 O5 `7 Y! \7 T2 {
<ii>clamp NMOS's turn-on rate.
0 q% G& D8 m5 A6 j6 e3 D; v<iii>Not follow design rule.......................* T1 O6 \3 L: v5 P6 P' y: a. C4 R; R
As we know ,RC-control is to keep clamp NMOS off when IC is on normal operation.(us)' n5 h" j7 R& k! N' C
When sufferred ESD pulse(ns),GGNMOS be turned on by coupling .
( j  A' a6 u3 J; nIf adding inverter between RC and clamp NMOS,it will speed up clamp NMOS turned on./ d+ c& |. l" t
Just for reference !!!
發表於 2010-5-27 10:56:55 | 顯示全部樓層
謝謝大大的分享~更加了解esd的重要性
發表於 2011-11-2 10:18:02 | 顯示全部樓層
如果在輸出端加CDM,那輸出端的ESD MOS等於白做
; W7 u" g+ W; z$ L* R+ I4 K/ u4 R' u% ~, j( G
一般CDM diode size相較ESD MOS size來說小的多
9 N/ L7 R% |: O& ~0 h9 f如果同時加上CDM diode,肯定會先死在CDM diode上。
發表於 2011-12-6 08:42:20 | 顯示全部樓層
谢谢诸位的分享,
發表於 2012-1-2 09:45:52 | 顯示全部樓層
回復 20# ihcnqkm 8 o4 M/ K5 _1 s. I
6 ?6 Y* r4 T4 f
) T4 _/ |5 j$ Q/ w/ E' j2 G: s
    很有用啊 ~谢谢各位的提点
發表於 2012-7-12 12:19:45 | 顯示全部樓層
学习学习!!!!!!
發表於 2012-10-20 15:02:46 | 顯示全部樓層
学习了,谢谢大家啊~~~~~~~~~~~~~~
發表於 2021-8-25 09:57:36 | 顯示全部樓層
感謝大大的分享,受益無窮
1 b( ^0 k+ T: T$ Z) ]$ u. @; A2 L- E) q- s' G0 N) t3 H
謝謝
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-3-29 10:17 PM , Processed in 0.110007 second(s), 15 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表