|
發表於 2012-10-11 11:52:20
|
顯示全部樓層
SmartFusion2:最低的功耗7 ^! z7 F9 \# Q: @* J
- `( t3 g: G, ^ ?! `SmartFusion2 SoC FPGA為設計人員提供了比同等的SRAM FPGA元件低100倍的待機功耗,且不影響性能。設計人員可以經由簡單的指令以啟用Flash*Freeze待機功耗模式。在此模式中,可以保持所有寄存器和SRAM的狀態、設置I/O狀態、低頻率時脈運行微處理器子系統(microprocessor sub-system,MSS)與MSS週邊相關的I/O。SmartFusion2 SoC FPGA元件能夠在大約100µs內進入和退出Flash*Freeze模式,適用於需要短暫間歇活動的低工作週期應用,例如十分著重尺寸、重量和功率的國防無線電應用。 / K. A* r! D8 V; f
1 q! a$ w& e, S7 j) Q$ P6 d3 ~
SmartFusion2: 技術資訊
; d3 ?' T E- J
8 C5 v0 G2 q2 |% W6 Q# g, t美高森美建基於快閃技術的SoC FPGA為低功耗重新定義。其50K查找表(look-up table,LUT) 元件靜態功耗低達10mW,包括處理器且不會犧牲性能。採用Flash*Freeze待機模式,功耗更下降至1mW,待機功耗比類似的SoC FPGA或FPGA元件降低大約100倍。
& ?1 y# N }/ k' D2 h( x- |7 S9 [" S
Microsemi SmartFusion2元件具有從5K LUT到120K LUT的密度範圍,加上嵌入式記憶體和用於數位訊號處理(digital signal processing,DSP)的多個累積模組。高頻寬介面包括具有靈活性5G SERDES的PCI Express (PCIe),以及高速雙數據速率DDR2/DDR3記憶體控制器。該元件還包含了採用一個166 MHz ARM Cortex-M3處理器、片上64KB eSRAM和512KB eNVM的微處理器子系統(microprocessor sub-system,MSS),以儘量減少整體系統成本。MSS具有增強性嵌入式跟蹤巨集單元(embedded trace macrocell,ETM)、8 Kbyte指令快取記憶體,以及包括控制器局域網(controller area network,CAN)、Gigabit乙太網路和高速USB 2.0的週邊。安全加速器選項可用於資料安全應用。
3 C. H) X& b: D/ s$ d/ C1 p2 {) m1 S, I% z+ I$ S }$ O
採用SmartFusion2進行設計
1 g. G' I$ P0 S3 U/ O' t, i, x6 d4 ^2 _/ V& p0 y
系統設計人員可以採用新推出且易於使用的Libero® SoC軟體工具套件來設計SmartFusion2元件。Libero SoC整合了來自新思(Synopsys)的業界領先的合成、除錯軟體和DSP支援,來自明導國際(Mentor Graphics)的模擬,以及功率分析、時序分析和按鍵式設計流程。韌體開發完全整合在Libero SoC內,採用來自GNU、IAR和Keil公司的編譯和除錯軟體。而依照系統建立器(System Builder)的選擇,可以自動生成所有元件驅動程式和週邊初始化。ARM Cortex-M3處理器包含對EmCraft Systems的嵌入式Linux,以及Micrium的FreeRTOS、SAFERTOS和uc/OS-III等作業系統的支援。( q! p/ E2 {/ g- e
4 U m9 o( X0 X1 x" f% c, B
供貨
& ^: n+ f1 ~/ @; k. K
9 ?' @4 V: u6 U4 R: y# o% p客戶現在可以開始使用SmartFusion2 M2S050T工程樣品進行設計,美高森美將於二○一三年初推出第一批量產矽片。 |
|