Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
樓主: chip123

大家在購買FPGA產品時最關注的因素是?

  [複製鏈接]
發表於 2013-1-29 11:02:04 | 顯示全部樓層
JDSU的ONT-600平臺是用於測試OTN環境的多功能和多埠解決方案。ONT-600系列中的可互換Stratix V GT FPGA插入式模組,讓客戶能夠靈活的在一個平臺上支援多種技術,包括,乙太網路、OTN、抖動/漂移、SDH/SONET、VCat、GFP、光纖通道和40G/100G CFP等。ONT-600系列的插入式模組滿足了研發、系統驗證測試、投產和故障排除等領域對光訊號和數位訊號測試的需求。
, T2 L* e/ f- B' j6 O& q0 I6 P7 W" k- X% I) I/ z+ [  K
Altera市場資深產品行銷經理Jordon Inkeles表示:「現有的解決方案接近了最大容量,面臨頻寬耗盡的問題,而我們開發的Stratix V GT FPGA支援了OTN基礎設施的發展。我們最新的OTN解決方案採用了業界性能最好的28 nm FPGA,向JDSU這樣的優秀公司提供唯一的產品級28 Gbps FPGA平臺,在單顆晶片中實現了硬式核心IP、可程式設計邏輯和OTN處理功能。我們的Stratix V GT FPGA在性能最好、功率消耗最低的OTN中實現了優異的訊號完整性。」. u2 n: k) D' Y$ O
, w7 M* k0 u! R: l
Altera Stratix V GT FPGA簡介
& [  P3 j; G5 }+ ^- n  LStratix V GT FPGA是目前發售的唯一具有28 Gbps收發器的產品級FPGA。FPGA採用業界性能最好的28 nm製程技術,FPGA透過四個28.05 Gbps收發器,以及32個全雙工14.1 Gbps收發器支援背板、光模組和晶片至晶片應用。Stratix V GT FPGA中的收發器每通道功率消耗只有200 mW,大幅度降低了系統單位頻寬功率消耗指標。7 F7 A. k+ e: l+ J" T
( ]% Z0 E& l& t- u0 j9 `3 |5 a
供貨資訊
1 D. p1 G3 z3 o! F  ?現在已經開始提供量產的Straix V GT FPGA。關於購買資訊,讀者可聯繫當地的Altera業務代表。透過JDSU提供採用Altera Stratix V GT FPGA的JDSU ONT-600系列測試器。
回復

使用道具 舉報

發表於 2013-2-20 13:38:54 | 顯示全部樓層
賽靈思大幅提升高量產型應用設計生產力 Artix-7 FPGA AC701評估套件為高系統效能、小尺寸和最低總功耗需求設計提供最佳之選
7 K/ ~) L. \- \' \) ]0 ~: {! n4 T5 h" N/ Q! ?
! [1 ]9 r  x4 K2 o) w4 S7 x1 n
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 今日宣布推出Artix™-7 FPGA AC701 評估套件,協助客戶開發各種同時鎖定低成本和低功耗應用的高效能系統。新款評估套件包含All Programmable Artix-7 200T元件、各種設計工具、IP和可讓設計人員立即著手設計的參考設計,並能充分運用FPGA傲視業界的單位系統效能比之優勢。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

發表於 2013-2-20 13:39:02 | 顯示全部樓層
All Programmable Artix-7 FPGA元件不僅提供低功耗、微型化和低成本之優勢,同時能針對無線寬頻頭端設備(RRH)、行動回程網路、軟體無線電、馬達控制,以及其他眾多需要高效能和小型化設計之應用提升系統效能。此外,Artix-7 FPGA結合了類比混合訊號(AMS)、DDR3記憶體、DSP資源、平行與序列I/O及其他系統級功能,可協助設計業者透過可編程系統的整合方案降低物料清單(BOM)成本。  
  z( a+ ?2 o0 N: o+ ^( u/ S1 ]- T* {2 m4 @1 A8 H1 ?: }0 ^- S
新款評估套件更針對業界首款功能強大的SoC設計環境-Xilinx Vivado™ 設計套件設計版本提供專屬授權,並有超過10項參考設計,包括一個功能強大的PCIe®與DDR3子系統,並附有Northwest Logic公司 DMA Back-End Core的完整版IP授權,方便於客戶運用在各種設計中。另外,AMS 101評估卡配備AMS參考設計,客戶可藉由此平台來評估如何運用AMS以降低系統監控、甚至更複雜的類比功能之物料清單成本。 9 A+ Z6 a0 d) w" F
: u0 ?! g! W7 u4 l" A, @5 A0 X9 h4 q% K
供應時程! p) o  A+ @5 T6 M# e7 K& H' S* O
Artix-7 FPGA AC701評估套件定價為1,295美元,現可在www.xilinx.com/ac701網站訂購。
回復

使用道具 舉報

發表於 2013-3-19 13:47:04 | 顯示全部樓層
Altera Cyclone V GT FPGA是業界第一款 符合5 Gbps PCIe Gen2要求的低功率消耗FPGA
3 v" h; M3 e. M業界唯一量產的低功率消耗28 nm FPGA,幫助開發人員降低了PCIe Gen2應用的系統整體成本
$ F$ k+ Y+ |0 Z# Z2 R( A; t
# d  n  L& o% M. y2013年3月19日——Altera公司(NASDAQ:ALTR)今天宣佈,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規範的相容性測試。Cyclone V GT FPGA目前已經量產,是業界第一款實現了5 Gbps資料速率,並支援PCIe 2.0互通性的低成本、低功率消耗FPGA。在最近的PCI-SIG實驗室測試中,Cyclone V GT FPGA成功通過了所有PCI-SIG®相容性和互通性測試,目前已經收錄到PCI-SIG Integrators名錄之中。與以前的FPGA相比,在開發採用PCIe Gen2架構的應用時,Cyclone V GT FPGA能幫助開發人員大幅度降低了系統成本和系統功率消耗。$ h0 y) x+ S& f6 r# ?4 _# E

# T. s2 q4 Z0 r4 H" _Altera資深產品市場經理Sabrina Raza表示:「我們的Cyclone V GT FPGA實現了與PCIe Gen2的相容,這是我們28 nm Cyclone V FPGA 系列成功推出的另一個里程碑。對PCIe Gen2系統性能有要求的客戶現在可以使用低功率消耗FPGA,降低其系統整體成本,發揮我們在收發器技術上的專業優勢,以及在開發PCIe設計解決方案方面的專長。我們協助客戶顯著降低了系統成本,而且不以犧牲性能為代價。」
; A+ T7 p3 b4 I0 d6 `: uCyclone V FPGA整合了資料速率高達5 Gbps的收發器,有兩個嵌入在元件中的硬式核心PCIe IP模組。利用PCIe硬式核心IP模組,開發人員提高了系統性能,增強了系統功能,同時提升了設計團隊的效能。PCIe 2.0相容硬式核心IP模組包括PHY/MAC、資料連結層以及工作階段層。模組可以配置為端點或者根埠,支援x4通路。
回復

使用道具 舉報

發表於 2013-3-19 13:47:09 | 顯示全部樓層
Cyclone V FPGA和Cyclone V SoC支援創新的Multi-function特性,最多8個PCIe端點可以組合成一個端點,該端點由標準元件驅動程式提供支援。這一種方便的特性縮短了軟體驅動程式開發時間,非常有利於I/O擴展等應用。Cyclone V FPGA和Cyclone V SoC還具有Altera創新的使用PCIe通訊協定實現配置功能(CvP),元件中的硬式核心PCIe在FPGA核心還沒有載入之前便可以工作。這樣,無論採用何種配置方法,都可以確保在滿足PCIe通訊協定的100ms規範要求下,PCIe端點能夠被啟動。
2 f# Y* ^& B. I$ e+ W
4 E+ A1 s& }8 B1 N2 UAltera全系列產品提供全面的PCI-SIG相容解決方案,這些產品經過最佳化滿足了關鍵應用需求。這些解決方案包括支持端點、橋接、交換和根埠功能的可配置PCIe矽智財(IP)核心和開發板。Altera最新的Cyclone V GT FPGA開發套件能夠簡單快速的實現PCIe Gen2通訊協定,同時降低了設計風險,縮短了開發時間。開發套件為開發低成本、低功率消耗FPGA系統層級設計,為迅速得到結果提供了快速簡單的方法。
' T& l% L2 ^$ {0 s8 S7 w! ]- b% y% c$ [( z# }4 D* ]7 D
供貨資訊0 Z7 Q$ n. z# }  L" G4 f+ [
Cyclone V GT FPGA現在已經量產。Altera提供業界最全系列的28 nm低功率消耗、低成本FPGA,密度範圍在25K邏輯單元(LE)至300K LE之間, 針對客戶需求提供業界最小外形封裝選擇。
回復

使用道具 舉報

發表於 2013-3-21 14:21:33 | 顯示全部樓層
萊迪思宣佈推出針對微型系統的世界上最小的FPGA –微型iCE40™ LP384輕便可攜的解決方案 簡化創新 以硬體加速的速度提供系統的功能僅有25微瓦功耗–
! S" S) J& W2 `, n$ V* d) L- S7 z
(臺北訊,2013年3月21日)萊迪思半導體公司(NASDAQ: LSCC)宣佈推出iCE40 LP384 FPGA,超低密度FPGA擴展的iCE40系列的最小組件。可使設計人員快速增加新功能,適用於成本考量、空間限制、低功耗的產品差異化,該款新小尺寸FPGA為許多應用的理想選擇,例如可擕式醫療監視器、智慧手機、數位相機、電子書閱讀器與輕便型嵌入式系統。
/ A: Z; X. X; A % @  ~# N( [! v" v6 v5 C, s
微型、低功耗、低成本的iCE40 LP384 FPGA擁有384個LUT;25微瓦靜態核心功耗; 封裝尺寸縮小至2.5毫米x 2.5毫米,具有2.0毫米×2.0毫米的變遷路徑;每數百萬單位成本低於0.5美元。
8 T3 f( g! C/ I8 }% X* k0 M& p0 ~! y- l+ }+ ?# E
萊迪思半導體公司產品行銷高級總監Brent Przybus表示,「當系統的尺寸逐漸微縮時,設計師必須不斷尋找新的方法來增加更多功能,以便處理更多資訊。iCE40 LP384 FPGA提供完美架構,以硬體加速採集並處理大量資料,同時兼具極低功耗與極小電路板空間。可巧妙處理系統任務,例如管理感測器介面、適應新的介面標準,減輕CPU負擔,而不需要完全客製化晶片。」& k; i7 ^  ~4 v' \& B" j" y
$ s8 L9 i/ F% c
新應用推動硬體創新
5 i. c+ g& M! M, p掌上型應用的指數型增長為硬體設計人員面帶來新挑戰。現今許多新應用以增加感測器收集到的資料連接終端使用者,這些感測器用於測量自然現象,如溫度、濕度、光照與定位。此外,不斷增加的視訊數量推動新的低功耗顯示技術應用,增強視覺體驗並符合嚴苛的功耗條件。
回復

使用道具 舉報

發表於 2013-3-21 14:21:37 | 顯示全部樓層
此外,目前在建築物與住宅中的小型自動化控制單元,對光線、紅外線、雜訊變化作出回應,以調整風扇、百葉窗以及溫度控制,從而最大化提升能源效率與安全性。這些類型設備的設計人員必須尋求方法以縮小系統尺寸,並提供產品與競爭市場差異化。    j! H  a, S$ s6 F) y9 [& _

) `* r- U) v! F9 WiCE40 LP384解決方案7 Y2 P& v# L& X# ^: K4 T
iCE40 LP384 FPGA包括可程式設計邏輯、高靈活IO,以及所需的內建記憶體,以高於ASSP或協同微處理器的速度處理資料並降低功耗與成本。萊迪思提供參考設計以及應用手冊,加速開發並縮短數月的產品上市時程。  
' `: N) R( l& K$ d
/ t9 E" B, i+ H8 r開發軟體
" ^/ C6 z. U' W! q2 f0 QLattice's萊迪思的 iCEcube2™開發軟體為針對萊迪思iCE40 FPGA功能豐富的開發平臺,整合萊迪思的佈局和佈線工具的免費綜合工具,並包括Aldec的Active-HDL™模擬解決方案,有波形檢視器和RTL/門級混合語言模擬器。 : z& z/ z) K% ~* H% [' N8 A& R
; |& h& d0 F' y1 k3 x: u
iCEcube2設計環境包括針對行動應用的設計過程的關鍵特性與功能。這些特性與功能包括工程瀏覽器、約束條件編輯器、平面規劃、封裝流覽器、功耗計算器與靜態時序分析。 更多關於 iCE40 LP384 FPGA以及如何下載萊迪思iCEcube2軟體免費許可證的資訊,敬請聯繫當地萊迪思銷售代表。
; V% L8 z) ~3 d: ^! X
% z% Q* _4 @) z* k$ o開發套件
- I6 H/ j) C' T# q: E- n$ x7 M萊迪思 iCE40 開發套件 可最小化開始設計的時間與成本。這些平臺簡化對裝置的效能評估與客製化設計開發。此外也提供免費參考設計。1 }9 D- Q+ @$ A/ `7 v* a3 e3 e5 y
7 c; D% U5 @( t5 K3 o( _: X2 N
供貨
  M9 t9 O. U' I5 g* I$ A) W0 g) N( t* J現已提供iCE40 LP384裝置樣本,用戶可進行設計評估。目前的封裝選擇為:32接腳的QFN封裝(5.0毫米x 5.0毫米)、36球型ucBGAs(2.5毫米x2.5毫米),以及49接腳ucBGAs(3.0毫米x 3.0毫米)。
回復

使用道具 舉報

發表於 2013-9-5 14:08:45 | 顯示全部樓層

Altera的FPGA與Micron混合式記憶體立方實現交互操作,共同引領業界

業界首次展示FPGA和混合式記憶體立方,支援Altera第10代FPGA和SoC性能實現突破
) E+ n! W9 v; o* ?. n* M
. D0 `( J  B; d/ a8 u2013年9月5日,台灣——Altera公司(NASDAQ:ALTR)和Micron科技有限公司(NASDAQ:MU)(“Micron”)今天宣佈,雙方聯合成功展示了Altera Stratix® V FPGA和Micron混合式記憶體立方(Hybrid Memory Cube, 簡稱HMC)的互通性。採用這一種成功的技術,系統設計人員能夠在下一代通訊和高性能運算設計中,充分發揮FPGA和SoC的HMC優勢。這一個展示表明了Altera的第10代系列產品對HMC產品的支援進行了早期驗證,能夠及時將產品推向市場,包括Stratix 10以及Arria 10 FPGA和SoC。: d! ]1 X) N; r7 M4 C

% }0 j) J7 v  X- n+ kHMC得到了業界領先公司和最有影響公司的認可,一直是解決傳統記憶體技術無法處理的問題的最佳方案,具有超高系統性能,大幅度降低了單位位元的功率消耗。HMC的頻寬是DDR3模組的15倍,能源消耗比現有技術低70%,佔用空間減少了90%。採用HMC的抽象記憶體技術,設計人員能夠有更多的時間發揮HMC的創新特性和性能優勢,節省了為實現基本功能而設置記憶體參數的時間。這一種技術還可以管理由於記憶體製程差異導致的錯誤修正、回復與刷新等其他參數。Micron預計會在下半年開始提供HMC樣品,2014年開始量產。% L' C8 I0 i( l( x5 ~* R# d

% b- v, `! O( }. s; _- V! XMicron技術公司的DRAM解決方案副總裁Brian Shirley評論表示:「做為HMC聯盟的創始企業,Altera對HMC的支援和參與是無價的。Altera FPGA和Micron的HMC解決方案相結合,將協助客戶在下一代網路和運算多種應用中,充分發揮技術性能和效率優勢。」
回復

使用道具 舉報

發表於 2013-9-5 14:09:07 | 顯示全部樓層
Altera的28 nm Stratix V FPGA是業界性能最好的FPGA,比最相近競爭產品有兩個速率等級優勢,理想的展示了HMC技術。這一種性能水準讓FPGA能夠使用全部16個收發器HMC鏈路,發揮HMC的寬頻、效率和功率消耗優勢。" W: s1 b, y/ k! x" u4 T8 Q. M
7 P- A0 I" m) [) Y/ F9 ^! @; v! m
Altera行銷和企業策略資深副總裁Danny Biran評論表示:「透過展示Stratix V和HMC現在能夠一起運作,客戶確信他們將得到可靠的HMC支援,我們幫助他們目前繼續進行Stratix V FPGA的開發,並準備在Altera的第10代元件中部署產品。Altera與Micron合作實現的這些功能,將能協助客戶站在了創新的前端。」* ]5 K( S2 t' t  h* n4 [
7 K- u1 Q2 x$ a2 W2 [1 F
Altera的第10代元件提高了性能
; u' ]7 w' m: Y+ R! b* \+ ?Arria 10 FPGA和SoC是第10代系列產品中的首款元件,也是支援HMC技術量產的首款元件。利用針對台積電(TSMC)20 nm製程進行了最佳化的增強架構,Arria 10 FPGA和SoC將使用HMC來進一步擴展優勢,核心性能比目前性能最好的Stratix V FPGA提高了15%,與功率消耗最低的Arria V中階FPGA相比,功率消耗降低了40%。Arria 10 FPGA和SoC將提供96個收發器通道,支援客戶充分利用HMC的頻寬優勢。Stratix 10 FPGA和SoC支援最先進的高性能應用,包括,通訊、軍事、廣播以及電腦和儲存市場等應用領域。這些高性能應用通常需要很大的記憶體頻寬,推動了對HMC架構的需求。Stratix 10 FPGA和SoC採用Intel 14 nm三柵極製程和增強高性能架構,這一種架構整合了HMC技術,系統解決方案的運作頻率超過了1 Gigahertz,核心性能比當前高階28-nm FPGA提高了兩倍。Stratix 10元件協助客戶將功率消耗降低了70%,而性能水準與前一代產品相當。, y; h2 }3 [- y# y
( T. d. l% b% c' x
供貨資訊- E& P3 v6 j) L/ V3 r
現在已經可以批量提供Altera Stratix V FPGA。可以試用評估Stratix V和HMC展示版本,將隨Arria 10元件一起投產。將於2014年上半年提供首批Arria 10元件樣品,現在的早期試用計畫提供Quartus II設計軟體支援。Altera計畫於2013年提供14 nm Stratix 10 FPGA測試晶片,2014年提供設計軟體支援。
回復

使用道具 舉報

發表於 2013-9-26 12:25:43 | 顯示全部樓層
Xilinx推出全新OTN SmartCORE IP 打造高容量乙網路、100G OTN交器平台與封包光傳輸系統
$ b* v  v5 }' G( w4 H賽靈思強化 OTN決方案產品陣容因應市場上ASIC和ASSP產品能與功能不足之求9 ]+ P* A7 T& _/ b0 A

; Z. D& q! o$ P: [# s3 d2 vAll Programmable FPGA、SoC和3D IC的全球領導廠美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 於2013年洲光纖通訊展 (ECOC 2013 )宣布推出全新SmartCORE? IP,打造高量乙太網路、100G OTN交換器平台和封包光纖傳輸系統(P-OTS)之應用。賽靈的SmartCORE IP產品是賽靈思為客戶供All Programmable解決方案產品藍圖中策略性產品,協他們設計具差異化功能和打造各種智型的400G與Nx100G OTN解決方案,以及有高可用性、延遲率、低振盪和高服務品質(QoS)要求的OTN交平台。  Q& B3 N  ~& I3 n, c
. i" I4 h6 K3 h  O( \0 o
賽靈思公司有線通訊門總監Gilles Garcia?表示:「市場對頻寬要求越來越高,時也需要更有效率使用頻寬的方法,而加速了採用OTN交換技術的更智型網路(smarter network) 的發展。然而,傳統ASIC和ASSP方案效能和功能上的不足之處阻礙了產品創新。賽靈思針OTN交換技術進最佳化和擴充了SmartCORE IP產品線,並續挹注更多投資造更智慧型封包光纖傳輸系統(P-OTS)網路,進而協助戶在不影響效能或功能的狀況下,開具高度差異化設、體積小、低功耗的All Programmable解決方。」
回復

使用道具 舉報

發表於 2013-9-26 12:25:51 | 顯示全部樓層
全新的OTN SmartCORE IP模塊乃針對7系列元件進行佳化,內含一組元完備並適用於不同設計環境的應用式介面(API),將所有常見與複的功能抽象化,有助客戶完整地將其合至自家的軟體。
1 g; c, B9 j  N; }4 [, R% }$ P: g/ e  H0 |
100G單一階段多工/解多工器SmartCORE IP $ {9 r1 J  y& k% A2 n* O9 e
, b- V& T8 I2 p
這一個超小型的流量聚合器,可支援從階ODU4中進行達80個ODUj通道的任何多工解多工作業。
; w3 k7 o3 ^. y* p
" i" P* z' d- g/ E/ f符合光纖互聯網路論壇 (OIF) 100G SAR規格的SmartCORE IP" h7 ]- N5 U. S9 ]! F* @/ x4 u
$ ]8 W& a7 L1 m1 ]4 x" H4 F; U
可過80個通道割功能與重組核心將ODUj 變成封傳輸,並透過封包交換架構協助ODU調節流量,可加封包光纖傳輸系的傳輸作業。
8 r( U$ ?* i# D. I' v; a/ a# e1 S: B! O) y2 I7 p
100G ODUMon的SmartCORE IP 1 K% W* r7 T. `1 d. \3 A& t
9 k) j, `, }( h- B/ y. D' `/ ]+ v) [0 D
這是一個可針對多80個ODUj通道加入和擷取傳負載的雙向IP模組;與賽靈思128ch OTN傳輸負載處器一起使用時,執行路徑監控、串聯連接監控與(或) 串聯連訊號終止及產生功能,隨後在每一個ODUj通道加入高6個層級的聯連接監控功能。
回復

使用道具 舉報

發表於 2013-10-17 11:18:40 | 顯示全部樓層
JESD204B FPGA偵錯軟體加快高速設計速度3 o8 x3 y, t! y7 T! X& S7 Q
免費內建二維統計眼圖掃描軟體支援高速資料轉換器至FPGA信號完整性的快速系統內驗證。/ C) A! F+ R6 ]' N) m. x3 W/ s2 s# b( o
  }9 v) I, |2 I2 T) e! f
(2013年10月17日,台北訊) 全球高性能信號處理解決方案領導廠商Analog Devices, Inc. (NASDAQ:ADI)美商亞德諾公司,今天發佈了一基於FPGA的參考設計及配套軟體和HDL原始,該參考設計可降低整合JESD204B相容轉換器的高速系統的設計風險。該軟體?JESD204B Xilinx收器偵錯工具,可支援312.5Mbps至12.5Gbps的JESD204B資料轉換器至FPGA串列資料介面和Xilinx? (賽靈思)司 7系列FPGA及Zynq?-7000完全可程SoC。它隨ADI轉換器免費提供,透過提供內建二統計眼圖掃描,幫助雷達陣列、軟體定義線電以及其他高速系統的設計人員,更快驗證採用千兆收發器的JESD204B資料轉換器至FPGA設的信號完整性。
) q3 p, L% i) P6 M$ \- R* D* }/ a/ U1 i, @3 ^6 q" }
Xilinx高速I/O產品經理Revathi Narayanan表示:“ADI的JESD204B Xilinx收發偵錯工具提供了內建眼圖掃描功能,能以計方法確定FPGA內部信號完整性,有效強化量測流程。其他技術均對FPGA封裝的外部,並在Xilinx自動增益控制和等化器模組處理之前採集信號,而ADI則利用Xilinx收發器內建眼圖掃描功能,使開發人員可以監控FPGA內部JESD204B鏈路上的信號完整性和設計裕量,從而獲得更加準確的結果。”
" Q- ~' ?- e6 m, m3 A
3 }0 Q7 Y' g+ X7 {" G: ^) D* }ADI的參考設計直接從7系列IBERT核心中內建接收器裕量分析功能收集資料,並在FPGA或者ARM?核Cortex?-A9 MPCore?處器之一的內部管理本地資料,在HDMI顯示器上顯示資料,或者經由乙網路將資料送至遠端監控站。通常,其他描工具在晶片外部測量信號,需要使用昂的量測設備,或者需要透過JTAG傳回資料,以便在實驗室的主機/開發電腦上查看。9 \/ t# x- k* h
& D: m9 B3 v: H9 @  c
“即時”資料蒐集功能可監控設備康狀態
; ^/ i* o- d4 X: |, C( y( x) w" Q. |" q! a1 M% x" \0 E
替代型掃描工具一般透過成?隨機位流(PRBS)的方來測量高速資料連結,而系統會在封閉開環境中校驗該?隨機位流的位級正確性。種方式並不描述設計的實際表現,也不說設計是否可能瀕臨失敗。ADI的參考設計使用流向FPGA的真實JESD204B串列資料測量鏈路的穩健性。通過這種利用“即時資料方式,即使已在現場部署設計之後,也可控信號的保真度,從而在產品的壽命周期進行即時、預見性維護。
回復

使用道具 舉報

發表於 2013-12-11 08:45:14 | 顯示全部樓層

Xilinx 全新20奈米All Programmable UltraScale產品陣容到位

提供ASIC級架構與ASIC增強型設計解決方案
  @' r* j. ]7 N! O針對20奈米UltraScale系列中階Kintex元件與高階Virtex元件之詳盡元件表、產品技術文件、設計工具與設計方法技術支援全面上線                                                              / B" M' F4 g5 S

- Y: P! z6 ]. _7 @$ N* ~3 M  美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 今天宣佈推出全新20奈米All Programmable UltraScale™ 產品陣容,同時完整的產品技術文件及Vivado®設計套件支援也全面上線。賽靈思自今年11月上旬宣布首款20奈米矽元件開始出貨後,持續積極推出各種UltraScale™系列元件。這些元件採用業界唯一的ASIC級可編程架構、 Vivado ASIC增強型設計套件及UltraFast™設計方法,提供各種ASIC級設計優點。
+ |# W" ^' |! v5 _4 C. r0 f# g) |. {" x7 X+ P# n3 t" U
  全新Xilinx® UltraScale產品陣容採用UltraScale架構及台積公司擁有極高密度邏輯閘的20SoC製程技術,進一步擴大賽靈思領先市場的Kintex® 及Virtex® FPGA與 3D IC系列產品線。UltraScale元件所需功耗僅有目前解決方案的一半,但能將系統級效能與整合度提升1.5至2倍。這些元件能夠提供新一代的佈線功能、類ASIC時脈技術和更強的邏輯與架構功能,可突破晶片互連技術的效能瓶頸,同時在不降低效能的情況下,可將元件使用率維持在90%以上。 1 A  G! D, u$ A# c+ F: u

4 Q' A1 ~+ }" Y" v4 T0 M+ P% u  賽靈思總裁暨執行長Moshe Gavrielov表示:「賽靈思持續引領技術創新,並推出各種突破性產品以達到最快的上市時程。由於賽靈思ASIC級的UltraScale架構結合了Vivado ASIC增強型設計套件和UltraFast設計方法,UltraScale系列元件能為客戶提供各種ASIC等級的功能。 賽靈思結合這些矽元件和設計方法,為客戶提供最快速讓系統具備顯著差異化功能的方法,並成為ASIC和ASSP的絕佳替代方案。」 , p/ x  J/ m# D6 v7 c

! ]8 T7 D3 u9 a, J; m9 q$ }  台積公司總經理暨共同執行長劉德音博士表示:「台積公司與賽靈思的合作推進了許多新技術與設計方法的開發與建置。隨著賽靈思推出首款20奈米UltraScale架構產品,更讓我們兩家公司共同展現了如何運用晶片製程能力和元件架構間的綜效為產品創造最大的效能和最高的系統價值。」
回復

使用道具 舉報

發表於 2013-12-11 08:45:34 | 顯示全部樓層
Kintex UltraScale 系列元件1 K4 i8 P  ]9 e7 T8 ^# g: B$ k3 L
2 u! `3 |) Q( t( K
  全新Kintex® UltraScale FPGA提供多達116萬個邏輯單元、5,520個最佳化DSP slice、76 MB BRAM、16.3Gbps 背板式收發器、PCIe® 3.0 硬核模塊、整合式100Gb/s乙太網路MAC和150Gb/s的Interlaken IP核心,以及DDR4記憶體介面。Kintex元件是賽靈思28奈米7系列元件中率先推出的產品,是所有中階元件類別中耗電最低但擁有最佳性價比的產品。Kintex UltraScale系列元件是針對中階元件市場設計的產品,可滿足以下日益增長的主要應用之需求,包含:
+ `7 y2 U2 @+ d9 [, f6 \# C# X1 y' K4 }: h) ^4 O! B# o$ H0 v
·     8K/4K 超高畫質顯示器及設備3 T, o: R) k. b, g& F* q$ R
·     256通道超音波
, f$ X7 Z0 U+ r·     8X8多頻多模LTE和具備智慧型波束成形的WCDMA無線電
% ]' R( ^9 W1 b/ U·    100G 流量管理/NIC( s+ C3 f8 M7 V
·    DOCSIS 3.1 CMTS 設備
回復

使用道具 舉報

發表於 2013-12-11 08:45:38 | 顯示全部樓層
Virtex UltraScale 系列元件) t" w4 G; e# u) k3 j* D
" d% W* s4 r2 i5 `1 ]- _
  全新的Virtex® UltraScale™ 系列元件可提供單一晶片前所未有的效能水準、系統整合和頻寬,並為業界樹立全新的標竿。Virtex UltraScale 系列元件是最大的產品系列,可提供多達440萬個邏輯單元、1,456個使用者I/O、48 x 16.3 Gb/s 背板式收發器、89 MB Block RAM,Virtex UltraScale 系列元件的容量是賽靈思先前推出之業界最高容量Virtex-7 2000T元件的兩倍,並提供等同於5,000萬個ASIC邏輯閘的驚人效能,並打破了之前的眾多紀錄。除了整合式PCIe 3.0、超過100Gb/s的乙太網路MAC和150Gb/s Interlaken IP核心與DDR4記憶體介面,Virtex UltraScale系列元件也內含28Gb/s背板式和33 Gb/s晶片至光纖 (chip-to-optics) 收發器,可支援每秒數百gigabit傳輸速度的系統效能,而且有全線速的智慧型處理功能。
! _" I* m" @0 L  K/ b2 W$ S* Q
, p( W. F0 B, a. t0 D, f: V0 X5 z  Virtex UltraScale系列產品提供絕佳的系統效能與容量,並成為以下最具挑戰性應用的明智選擇,應用範疇包括:9 r& p! A- S6 G

4 ^# I3 r. e  [/ @" x: R3 l& b·    單晶片400G MuxSAR
$ w$ ?: p( b4 D* ]; M7 k·    400G轉發器) C9 y! t1 Q$ D9 ~- V
·    400G MAC-Interlaken 橋接器, j$ }3 k: d+ c" K+ I& v
·   模擬與原型製作
( c/ E* P1 F1 V# d! y! I! a/ K' ]* W5 F, ~
  整個Xilinx ®UltraScale™系列產品陣容的元件均提供相同的邏輯架構效能和關鍵架構模塊,有助於架構擴充且達到最佳化。此外,由於Kintex UltraScale FPGA元件具備與其他系列產品針腳相容的靈活性,因而可輕鬆轉換至Virtex UltraScale系列元件。              6 L, v" j  F3 u* I/ U* @
% u) S% J! J# c' w
供貨時程
+ a0 P1 ^& \2 o  \: ~% c
$ M" |# R! ^$ l: }! ]" c- T) K% Y  賽靈思UltraScale系列元件現已開始送樣。支援UltraScale系列元件的Vivado Design Suite 2013.4版本及完整的技術文件現在已在www.xilinx.com/kintexultrascale  及 www.xilinx.com/virtexultrascale網站供下載。 欲瞭解更多UltraScale架構相關資訊與觀賞業界首款20奈米元件以16.3Gbps速度在背板傳輸的影片,請瀏覽 www.xilinx.com/ultrascale網站。
回復

使用道具 舉報

發表於 2013-12-12 11:15:44 | 顯示全部樓層
美高森美宣佈業界最低功率SmartFusion2 SoC FPGA和IGLOO2 FPGA獲得PCI Express 2.0 SIG認證
- D* @" k4 z1 v" pSmartFusion2 SoC FPGA還獲得CAN和USB 2.0認證
9 g; `) g) n& e" a4 k! R& f; R5 x
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈,SmartFusion®2 SoC FPGA和IGLOO®2 FPGA已經獲得PCI® Express (PCIe) 2.0端點規範認證,並且現已列在PCI SIG 整合元件的廠商名單(Integrators List)中。根據公司的測試結果,新認證的器件是業界功率最低的PCIe 2.0可編程邏輯解決方案,與其它帶有相同主流功能的可編程邏輯器件相比,可減少高達10X的靜態功耗(power consumption)。此外,這些創新的解決方案還可提供無與倫比的安全性和可靠性,使得它們成為高實用性、低功率應用的理想選擇,滿足了如通訊基礎設施設備、可編程邏輯控制器(programmable logic controllers, PLC)、醫療診斷設備和國防設備橋接應用的需求。( }* N6 K3 c! _& \. @, b# J6 V

3 b! o% ?% e% l. b* f( [美高森美SoC產品事業群軟體和系統工程技術總監Venkatesh Narayanan表示:“藉著使用我們SmartFusion2 SoC FPGA和IGLOO2 FPGA中的整合式PCIe模組,設計人員能夠以比競爭器件低很多的功耗,滿足通訊、工業、航空和國防等應用領域對高系統頻寬和可編程系統整合的需求。對我們開創性解決方案中的嵌入式硬IP進行認證,不但能協助我們的客戶縮短上市時間,同時還提供更高的保證等級,讓我們的產品能夠提供關鍵產業標準所要求的性能。”
' O/ k" r3 i7 t; T/ u  V! \1 @. T: l3 z- |4 z/ S/ k
此外,美高森美公司嵌入在業界領先的SmartFusion2 SoC FPGA中的硬智慧財產權(intellectual property, IP),包括控制器區域網路(controller area network, CAN)和USB 2.0,最近也獲得了產業的符合性認證。藉著對這些廣泛使用中的通訊介面進行認證,美高森美的客戶可預期其系統可正常運行,實現更短的設計週期,讓他們可以以一功率低、安全和可靠的SoC FPGA來降低其整體的擁有成本。
回復

使用道具 舉報

發表於 2013-12-12 11:17:32 | 顯示全部樓層
認證列表:5 @6 o9 d& u: U5 s$ W9 [
美高森美器件; o0 Z6 \2 \. _. [( u5 G
  
認證. d- q1 o5 n0 [- b# d7 R! @
  
連結
& g( ]5 g' |: Z& k. c/ O- S  
詳情, u# Q4 x- h  U% S
  
SmartFusion2  SoC FPGAs IGLOO2 FPGA: |+ ~; [1 [, b6 ]
  - v: M* ?' C! m% G& }/ ]
  
PCI Express 2.0
$ U/ W" F% B! Y$ b; s. H6 C( k  
http://www.pcisig.com/developers/compliance_program/integrators_list/pcie_2.0/3 r; U! r" \6 j/ Z  ]' E
  
x4 Gen2端點' z) _% U  w7 P6 b5 g
  
SmartFusion2  SoC FPGA# ?! b% F. [  Z0 g+ [- a4 ]
  
控制器區域網路
. F- |+ ~! u1 ^  @0 m5 T1 \9 V  
http://www.cs-group.de/system-consulting/tested-products/can-osi-2.html8 ~  s( d! \0 A; V

4 G. g4 \" {1 p2 A* `& M- L  
ISO CAN符合性測試16845:2004C&S註冊功能測試;C&S穩健性測試
' ?( d3 D$ R/ U# j! m  O/ v+ t  
SmartFusion2  SoC FPGA
# R) {  p# D% O8 j8 i  
USB 2.0
" e2 K" l- A( n8 H* P  
www.usb.org/home
' h3 A5 O, `! e; j0 K  
USB 2.0嵌入式主機
5 a. _- N+ f- M+ _: _7 H USB 2.0 設備9 ]+ y  y, R8 U8 P5 Y, H
  
/ s1 V8 K" P- E( a9 T

美高森美現在可供應SmartFusion2 SoCFPGAs IGLOO2 FPGA器件,並且提供整套的開發工具套件

回復

使用道具 舉報

發表於 2013-12-12 11:18:04 | 顯示全部樓層
關於SmartFusion2 SoC FPGA. K$ @+ |" I; N
) l+ S) [/ u! v  |- p/ e( h
美高森美SmartFusion2 SoC FPGA是為了滿足關鍵性通訊、工業、國防、航空和醫療應用中對先進安全性、高可靠性和低功率的基礎需求而設計的。SmartFusion2本身整合了一基於可靠快閃記憶體技術的FPGA架構、一個166 兆赫(MHz) ARM Cortex-M3處理器、先進的安全處理加速器、DSP模組、SRAM、eNVM和業界需要的高性能通訊介面,所有這些都整合在單一晶片上。
0 O0 @& H( P% b. l6 {2 `' l8 T; \5 K2 n/ ]) ?; y
關於IGLOO2 FPGA
* c- U' l( p( u" j
8 ]: ]6 g7 [1 h美高森美的IGLOO2 FPGA藉由一種具有差異性的成本和功率優化架構,提供一基於LUT的架構、5G收發器、高速GPIO、模組RAM、一高性能的記憶體子系統和DSP模組,從而延續了該公司要滿足現今成本優化FPGA市場需求的策略。與前一代的IGLOO系列相比,新一代的IGLOO2 FPGA架構可提供多達五倍的更高邏輯密度和三倍的更高架構性能,並且再加上一個基於非揮發性快閃記憶體架構,讓它在同類的器件之中,具有最多的通用I/O數目、5G SERDES介面和PCI Express端點。IGLOO2 FPGA提供了同級最佳的特性整合,以及業界最低的功率、最高的可靠性和最先進的安全性。6 ]* k9 Y( X2 Z0 k9 x# p
+ s: _8 Q+ }$ B; F2 z
價格和供貨
7 M5 p& G: q# X5 X8 U
2 ]4 @) r3 R1 k- L& \美高森美公司的SmartFusion2 SoC FPGA和IGLOO2 FPGA器件現已在大量生產及出貨。
回復

使用道具 舉報

發表於 2013-12-18 10:46:43 | 顯示全部樓層

Altera榮獲華為2013年度優秀核心合作夥伴獎

2013年12月18日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,公司榮獲華為「2013年度優秀核心合作夥伴」獎,以表彰公司出眾的支援、高品質標準以及FPGA創新產品。華為技術公司是世界領先的全球資訊和通訊技術解決方案供應商,11月份在中國深圳舉行了華為2013年度核心合作夥伴大會,在大會上授予了Altera這一個最高榮譽。華為優秀核心合作夥獎授予做出傑出貢獻的公司,這些公司交付性能最好、品質最高的產品,滿足了華為非常特殊的需求。) ~! G& |0 o8 d+ L& _6 @, U
( |0 `0 ^1 O8 ?2 J
Altera全球銷售資深副總裁Mark Nelson參加了此次大會,並接受了這一個獎項,他表示:「Altera非常榮幸獲此殊榮。我們互相合作已經20多年了,希望今後能夠繼續雙贏。」
4 R3 J# x/ `& r. P' \4 I0 y2013年,華為公司以Altera 28 nm系列產品為基礎——從高階Stratix® V直至低成本Cyclone V系列FPGA,為客戶提供了眾多的固網、無線和企業基礎設施解決方案。全球採用了華為通訊基礎設施產品的電信服務商不斷更新他們的網路架構,以滿足網際網路設備快速發展,以及頻寬爆炸式增長帶來的性能和容量需求。$ v! |" J# q( v( Y7 Y/ u

( C( x$ o" |8 g6 V$ O0 lAltera通訊和廣播業務部資深副總裁兼總經理Scott Bibaud評論表示:「Altera長期以來一直成功的為華為公司技術開發業務提供支援,華為仍將站在通訊創新和技術發展的最前端。與華為這樣業界領先的公司合作,Altera在下一代產品和解決方案上會有更多的創新。」
回復

使用道具 舉報

發表於 2014-1-20 13:23:01 | 顯示全部樓層

業界首款獨立序列鏈路聚合器支援高達 10 Gbps 的資料速率

聚合器 IC 為以序列鏈路為基礎的系統 降低線纜互連成本與功耗、縮短開發時程
3 E1 F8 y  a, N4 C9 c/ I( J. w
2 }) R: g' ~" `- e
6 l6 e4 n4 W' W) m (台北訊,2014年1月20日)   德州儀器 (TI) 宣佈推出業界最新的兩款 10Gbps 序列鏈路聚合器 IC。 TLK10081 1 至 8 通道 IC 與 TLK10022 雙通道 IC 可替系統設計人員減少通訊、視訊以及影像等眾多終端設備所需的高速序列鏈路數量。其可聚合和去聚合點對點序列資料流程,實現透過背板、銅纜線以及光學鏈路進行的傳輸。TI 聚合器 IC可協助設計人員在客製高效能 FPGA 或 ASIC的聚合器 IC 之 IP 時,縮短時程及降低成本。這兩款元件的封裝比 FPGA 小 70%,而且與需要 5、6 個電源軌的 FPGA 相比,只需使用2個電源軌。
) E" S, h. W. T4 O: _
& L" T2 n# W3 F; `TI 序列鏈路聚合器可直接連結資料轉換器及處理器的序列鏈路,無需為無線基礎設備、開關、路由器、視訊安全監控、機器視覺、高速影像以及光學傳輸系統等傳輸應用重新格式化資料。TLK10081 可將多達 8 個通道的全雙工 1.25Gbps 資料流程量聚合在一個統一 10Gbps 鏈路上,進而不僅支援短距離背板或長達 10m 的銅纜線傳輸,也支援遠距離光學鏈路傳輸。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |才庫事業群

GMT+8, 2021-10-22 10:58 AM , Processed in 0.122007 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表