Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
12
返回列表 發新帖
樓主: chenjianred
打印 上一主題 下一主題

[問題求助] 請問一下 PWM Current mode 如何AC分析??

  [複製鏈接]
21#
發表於 2008-4-9 14:27:10 | 只看該作者
MA 0.5 到 1 都是合适的. 0.75很适中
voltage mode跟current mode補償設計有不同之处.
current mode 有SLOP COMP 的POLE, 而且RCS 会有一个GAIN STAGE, 相当于在ERROR AMP 后,加了一个RCS 的GM, GAIN=ROUT/RCS.
22#
發表於 2008-4-9 14:33:58 | 只看該作者

回復 15# 的帖子

请问MONKEYBAD,你的这片BOOST 回来了吗?
我在想应该有更好的compensation,不必用Co=100e-6.
23#
發表於 2009-3-15 14:26:01 | 只看該作者
我對于上面的matlab代碼所體現的模型持懷疑態度。因為無法找到一個從電壓模向電流模過渡的痕跡,如果采樣電阻很小,斜坡補償很大,那么電流莫就成為電壓模,但模型中沒有體現。
還有,電流環路的全環路仿真也是需要的。
24#
發表於 2010-1-12 16:18:23 | 只看該作者
大家討論得很厲害啊,本人受益匪淺啊!謝謝了
25#
發表於 2010-2-15 17:32:47 | 只看該作者
感謝各位討論提供的經驗分享,讓小弟可以充實這方面不足的知識,感恩
26#
發表於 2010-3-29 16:20:37 | 只看該作者
問一下我有用MATLAB模擬過迴路,推導出ERR AMP補償的RC值,
那我如果用HSPICE模擬時我要怎麼去看。架構是單地感雙輸出的轉換器。
雙輸出是有達到穩態,但是HSPICE模擬要到10ms才會穩定,這模擬時間太長,
但是我有想把時間縮短,但是輸出婆型變很怪,我想知道怎麼樣調是比較好的,
或是有方法加快模擬時間。
27#
發表於 2010-5-25 08:00:26 | 只看該作者
做一个这样的model IC就真的不会有稳定性方面的问题了吗?
而且版主还没有考虑DCM的状态下的问题。有没有好点的model 可以同时比较无缝的在这两种状态中间切换的?
28#
發表於 2010-6-4 10:44:48 | 只看該作者
Dear monkeybad

就我所 survey 到的電路架構,以 Synchronous, current mode buck converter 而言,在輸 ...
shaq 發表於 2007-12-6 12:44 PM



    你说的buck的输出端也是LC网络,但是对于current mode 的控制架构,输出电流由于电流内环的控制,可以理解为电流恒定,那么电感的效应也就消除了,实际上只是输出电阻与外挂电容形成的一个极点而已·~·
29#
發表於 2011-5-29 08:35:11 | 只看該作者
其實以voltage mode control模擬方式  chenjianred  大大這樣模擬也可呀!不過在error amp後面少了"pwm modulator gain(1/Vramp)" 和 "將switch 平均的gain(DxVin)"~
30#
發表於 2011-6-23 15:28:38 | 只看該作者
樓上的同學,PWM modulator gain 可否應該是 Vdd/Vramp Vdd 為 PWM comparator的輸出rail to rail 值.
31#
發表於 2011-6-24 11:03:07 | 只看該作者
回復 30# HanGu


回樓上的,將主題發文者的電路做修改,這樣模擬才比較準

不過,穩定度影響沒有很大,因為差異為DC GAIN .而DC GAIN 不大

如附檔.

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
32#
發表於 2011-6-25 01:45:06 | 只看該作者
本帖最後由 patrick02046 於 2011-6-25 01:46 AM 編輯

回復 31# patrick02046

不好意思  ~ 上面圖有錯更正為以下

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
33#
發表於 2012-2-16 10:52:15 | 只看該作者
感謝大大的經驗 值得學習
34#
發表於 2012-2-16 18:38:34 | 只看該作者
本帖最後由 patrick02046 於 2012-2-16 06:42 PM 編輯

反問一下,slop compendation過大會如何呀? (發生什麼現像呀)

答案在Ridely a new continuout time current mode model 的論文題到。

過小當然就會次諧波振盪。
35#
發表於 2012-2-19 13:11:35 | 只看該作者
有意思啊!!!!这个话题值得深入讨论
36#
發表於 2012-2-20 18:16:32 | 只看該作者
討論真是精彩  令小弟獲益匪淺
37#
發表於 2013-12-13 08:50:13 | 只看該作者
這篇要讓我消化一段時間了

感謝各位高手的討論
38#
發表於 2015-10-9 16:15:01 | 只看該作者
patrick02046 發表於 2012-2-16 06:38 PM
反問一下,slop compendation過大會如何呀? (發生什麼現像呀)

答案在Ridely a new continuout time curren ...

最近剛好在摸索Buck電路,自己用matlab分析後
發現Slope compensation太大的話,從phase margin來看,會容易產生不穩定
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-19 05:34 PM , Processed in 0.128007 second(s), 15 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表