Chip123 科技應用創新平台

標題: 驅動大的負載問題 [打印本頁]

作者: chip123    時間: 2006-11-10 09:13 AM
標題: 驅動大的負載問題
請教個問題。經常看到說驅動大的負載,或者說帶負載的能力。請問說帶負載的能力或者驅動負載的能力是從哪方面考慮的?怎樣可以知道帶負載的能力?
作者: ahoku    時間: 2006-11-16 12:57 PM
驅動大的負載,這裡的定義是交流信號,從晶片看出去的負載都部份是電容負載,所以如何要維持信號的完整,又不會失真,有二個辨法,增加輸出電流,或者是減少電容值,這些都是可以解決問題
作者: cpkao    時間: 2006-12-14 09:54 AM
驅動大的負載(heavy load), 應該是指從晶片看出去的電阻(不是指電容)太小
* _6 _5 V! U7 z8 V$ F/ R: f/ k# W$ u例如用單級a類放大器, 由於輸出阻抗太小, DC gain就沒有了,  若用多級a類
4 X- d9 u+ Z$ h/ U6 s放大器, 則輸出級要有相當大的biasing current, 才能有一定的swing, y9 v1 @7 _- K& C7 I$ B7 p
所以一般至少要用AB類放大器7 T! ?. M3 k" k9 a

+ R% l2 @9 m, C/ Q) g& D; p: b. I: nPaul Gray的書第五章有詳細解釋
作者: andy2000a    時間: 2007-1-17 09:42 AM
class D 類 output 推 0/1  也算 heavy loading  ..
3 s# j7 A) L" z: ~8 r* Z0 M# Z1 q6 U9 m$ s
還有一堆 PWM IC  推 5000p ~ 10n ( 看 datasheet 好像有的推力到 1A   這才是大 loading )
  s! I" U9 L& G1 l, D$ _( k5 J5 n- _  不知道 這麼大 loading  , hspice sim 出來和 real chip 差多少 ?
作者: evantung    時間: 2007-1-17 11:46 AM
Drive, 當然和電阻, 電容都有關係囉!
8 e1 z5 b% t( [2 X3 i4 |如: 一般的OTA(沒有buffer的OP), 就是只drive 電容6 k8 n8 J* W9 [* }/ \6 e  ]+ f
而如果你是OP(有buffer, 如前面的人提到的class A, AB, B..)就可以拿來drive 電阻(如microphone)
作者: jaylight    時間: 2007-1-17 11:12 PM
是不是就是说输出电阻少,然后电流大啊?
作者: monkeybad    時間: 2007-1-24 11:09 AM
標題: 回復 #1 chip123 的帖子
上面人講的都很對 贊成evantung的說法  驅動的負載是電阻或電容都有可能" C7 f0 d1 |6 ]$ u: I& S
一個電路接上電阻或是電容都會對原來電路造成影響 而所能接電阻電容值的大小而不影響原來的; V9 f* _8 G  Q' O7 h7 v
performance就是一個電路所能驅動負載的能力
  W# \( Q3 l* d驅動電容負載 就如同ahoku說的一樣 要考慮交流信號 電容負載會降低信號的速度 假如推力不夠會造成信號震幅衰減甚至失真 但是對DC GAIN沒有影響
" x/ T, L  U; O9 A4 F6 t9 d- ]驅動電阻負載 就如同cpkao的解釋 會對DC-GAIN造成影響 接上電阻以後 電阻一定會流電流 所以一個電路能流出多少OUTPUT電流還能維持電路原本的運作 就決定了外部電阻能接多少 而電阻負載對DC或是AC信號都有影響 , @; Z: j% c+ j* G
一般OP或是晶片OUTPUT-PIN DATASHEET都會有規範能接多大的電容或是電阻
5 H' Y* [' M( s) O0 z8 k舉幾個例子來解釋可能會比較清楚
& c# L* Q4 G8 q9 B7 m! x. Y' F像是PLL output CLOCK的pin 假如頻率為2G 那能接的電容值就不能太大 不然就跑不到2G了5 B, d" V1 Y/ e3 S1 ^2 Z+ l4 q
像是一般的Regulator 能負載的電容值就沒有限制 但是output電阻就不能太小 因為太小OUTPUT電流太大就造成電壓沒有辦法穩在我們要的電壓
6 G  X- g. ~8 @& X這個問題包含有很多情形 那不知提問的人是指什麼電路呢
作者: stanlly9    時間: 2007-3-3 02:36 AM
一般情況來說,設計者會收到的spec表) Y7 i1 X' s1 O( u7 |; Z; `
如果採Full custom的設計方式來說
! _/ b6 Z6 W4 S) |就會給定負載的電容與電阻# r1 l/ H8 w# U2 v' M- v1 ]/ p
數位電路應該會給輸出準位的 rsie time(tr)與 fall time(tf): T2 Z5 [+ {1 z0 s  E  X
這三個東西就是在這個簡例之下所需要的驅動能力...
4 f7 U2 ^$ D) X; \2 k# v如果對電路學還有印象的話 一個電阻並聯電容 在並個電壓源
8 V( U; x2 ^( a' _' _1 R8 S6 @就可以model出一個exp提升或者衰減的電壓變化
6 w  y4 n: g( l5 R& Z: D而設計者此時就是必須想盡辦法讓tr與tf符合spec的要求- n9 c1 V/ {' p1 g. A
最常見的做法通常就是增加電晶體的長寬比% X% n5 T% D* z$ T8 G: d9 H( A
但是情況當然不會這麼簡單.....
9 I2 p: {* A; N; V6 m) I而且類比電路也不全然是這種考慮的觀點....
作者: sjhor    時間: 2007-3-21 07:31 PM
Loading 大小是要看整個系統的運作吧
$ c, A: T5 X2 V1 B4 S所以說 analog design 是個藝術5 U; d2 Q8 g* Q2 K: G; U
因為要懂得做 tradeoff
* S0 w; f  e1 h  }8 ?要做到剛剛好就可以0 u; D$ j- k, G5 L* x6 U
什麼叫做大負載? 真的很難判斷!
, d5 t1 U, W+ u9 l1mA 的 loading 算不算大?   假如是 micro power system 可能就很大了!5 v8 g8 B+ U$ C
所以類比世界的可愛之處  就是沒有任何一個IC 可以滿足所有的系統
作者: li202    時間: 2007-7-28 06:47 AM
大電容、小電阻謂之大負載+ u* t: m( b' `  t2 ~

+ x5 a" }0 e5 J+ w$ V: a因為都要耗很多電流
& ?- @* y6 q5 n. d3 K) y+ ]輸出端能不能瞬間提供這麼大的電流而使輸出波形不失真
, N" n$ T. o' }: o就是電路Driving的上限8 C0 J& p) \# H2 P

! W. l7 j1 F  ^0 t! t, q至於大到多大,小到多小7 z" l& z9 K2 N# B! e7 w" P: l
每個系統有不同的範圍
作者: citystud    時間: 2008-10-17 03:11 PM
原帖由 cpkao 於 2006-12-14 09:54 AM 發表
, ]2 \  {6 k! x7 O7 R" b驅動大的負載(heavy load), 應該是指從晶片看出去的電阻(不是指電容)太小1 d0 d9 b5 m1 [# z
例如用單級a類放大器, 由於輸出阻抗太小, DC gain就沒有了,  若用多級a類6 F1 T- D/ ~( n, N2 C* z% T
放大器, 則輸出級要有相當大的biasing current, 才能有一定的swi ... " W- C1 A: q& Z$ K0 C
) N7 L" n$ l" k, R& s* X& ~# X
Paul Gray的書第五章有詳細解釋
8 O2 h% z! v& O* P3 R% D, d
; o" V  x3 w$ _7 u7 B
關於Paul Gray的書第五章有詳細解釋, 請問Paul Gray的書是那一個.




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2