標題: 功能強大的FPGA設計工具?Altera Quartus II vs. XILINX ISE 應用經驗交流! [打印本頁] 作者: jiming 時間: 2008-10-6 09:51 AM 標題: 功能強大的FPGA設計工具?Altera Quartus II vs. XILINX ISE 應用經驗交流! Altera Quartus II與XILINX ISE兩款業內功能強大的FPGA設計工具,都擁有廣大的用戶基礎,但到底誰略勝一籌或更得人心呢?let"s PK!, u( c9 R0 f6 l( F/ f! c
' D3 \0 K8 v+ ?, oAltera Quartus II9 _4 b: y6 l0 B; u/ e; D
[attach]5280[/attach]! @( M) D/ P( ]) K) k
使用還比較方便9 {# f! l7 x; X
穩定性不好,比較像是一個半成品 , K. ] i4 }8 |! d! a1 c+ z一般,編譯結束時像電腦中毒一樣動不了,還有就是器件太差。 9 q0 h% ^9 N9 b1 u- XActel的完全圖形話,更容易入手。 , V3 w* ~1 {; _: [2 H 5 m( N/ ]% r7 e* F0 {XILINX ISE " A! H' l+ G( P7 z$ n3 }! t[attach]5281[/attach]: O" A" e! P. n. U- s
不好用,本來就不是為Window環境設計的,移植過來就怪怪的,很多毛病+ n; k' q1 j: @* d- H% D
穩定性比quartus好,模擬也強,但下載不是太好5 y Z; [9 Y2 s ^' C0 @0 @' S
XILINX器件不錯,但開發環境太差,而且編譯很慢 * j9 G _; G( j0 S- f0 Z% H* B( Y速度慢,人機界面不友好,老是出錯然後強制結束程式,Bug實在是不少,比較安慰的是這些不會導致最後綜合和佈線的錯誤作者: chip123 時間: 2010-3-3 02:32 PM
Altera推出業界首款符合TÜV的工業安全資料套裝,縮短了開發時間 # [; ]7 y' f4 `$ a9 ~1 fAltera FPGA提供符合TÜV的工業解決方案,加速了產品面市9 x8 p- \/ ~6 g& v1 f
$ G+ p! y9 d% b) w; M- E" z
2010年3月3日,台灣——繼續提供創新解決方案以滿足當今不斷發展的安全標準,Altera公司(NASDAQ:ALTR)今天發佈適用於自動化應用的工業安全資料套裝。此次發佈是在德國紐倫堡國際崁入式技術相關軟硬體展上進行。+ p: ? i# G! V" t% w/ _
' m2 m. s J: j1 L8 T. m% I做為這一個計畫的一部分,Altera將繼續拓展目前的嵌入式合作夥伴計畫,聯合ARM、Intel和MIPS科技公司以及FPGA業界的多個合作夥伴。此外,Altera將與他們協同合作,增強設計流程,並讓客戶擁有越來越多的FPGA嵌入式處理產品選擇。作者: tk02376 時間: 2010-10-13 02:41 PM
[attach]11003[/attach], C$ ~1 X" C% x" L5 V" U. z9 _& T5 f
: N3 B, t) P% n$ `2 f$ xIntel最近全面發佈了即將推出的可配置Atom新處理器的細節。這一個處理器在多晶片封裝中含有Intel Atom E600系列處理器以及配對的Altera® FPGA。對於希望採用專用I/O或者加速硬體的用戶而言,這種封裝方式將可進一步提高了他們的靈活性,還支援開發人員迅速應對需求的變化,進而突出其設計差異性。# K k( I9 \" G2 y- i G$ e. R
& q# E& a& L! P! H g賽靈思公司平台開發部資深副總裁Victor Peng表示:「賽靈思累積了從2008年至今從全球客戶收集的回饋和經驗設計了Vivado設計套件,期盼其能實現客戶對更高的設計生產力、更快的產品上市時程等需求,並提供他們超越可編程邏輯元件的能力,打造可編程系統。過去12個月已有超過100家客戶與聯盟計畫(Alliance Program)的夥伴進行試用和測試,其中有採用Virtex-7堆疊式矽晶互連技術的客戶,他們期待獲得極大容量和頻寬。」作者: innoing123 時間: 2012-4-26 10:17 AM
Vivado 設計環境 7 d( z# e/ O! s" hVivado設計套件提供一個高度整合的設計環境(IDE)與新一代囊括系統級至晶片級(system-to-IC)的設計工具,所有建置都以共享式擴充資料模型和通用型除錯環境為骨幹。Vivado設計平台同時也是一個符合各種業界標準的開放式開發環境,可符合AMBA AXI互連規格、IP-XACT IP封裝元數據(metadata)、TCL語言、Synopsys Design Constraints (SDC)格式、以及其他專為使用者需求、加快設計流程而設計的規格。賽靈思藉由Vivado設計工具結合各種可編程技術,並將設計擴充至相當於一億顆ASIC的邏輯閘設計。* A0 z3 h- ^- ?. f+ j. G6 q
4 U- P; {$ N" C( J; q
Vivado整合設計環境包含可快速合成與驗證C語言演算法IP的電子系統層級(ESL)設計工具、標準型演算法和RTL 級IP整合重用、所有系統建置模塊的標準型IP接合(IP stitching)和系統整合,更配備模塊驗證和擁有3倍速模擬功能的系統;此外,硬體共同模擬也同時提供100多倍的性能。以上優勢皆可讓Vivado設計套件協助解決設計整合時所遇到的難題。 % V# T7 g& O* P; y; Z$ y6 c/ ^9 J1 l; _: H/ j7 z
為了解決建置上的難題,Vivado工具涵蓋了層級元件編輯器與電路配置規劃(floor planner)、具備優異SystemVerilog支援功能的3至15倍速邏輯合成工具,以及一個4倍速、更具決定性的電路佈線引擎(可用來降低時序、線路長度和佈線壅塞等多重變數的「成本」函式)。作者: innoing123 時間: 2012-4-26 10:17 AM
另外,工具套件中的附加流程可讓因工程變更單(ECO)導致的改變只需重置設計的一小部分即可完成變更,同時系統仍可保持其性能。最後,利用全新共享式擴充資料模型(能在設計流程中每個階段中預估功耗、時序和面積的工具)進行即時分析,進而為自動時脈電路(automated clock gating)等整合功能進行最佳化。 $ H9 v" l7 r' g" @' u$ \, Z# S5 b 8 V7 R- \" O4 l7 Y. N+ w博通歐洲分公司(Broadcom Europe)硬體開發工程經理Paul Rolfe表示:「Vivado設計套件與Virtex-7 2000T FPGA的結合,將會為可編程邏輯元件產業帶來一個典範轉移。藉由Vivado設計套件,Broadcom可以使用業界最高容量的FPGA進行設計,完全不需要任何手動式的佈線規劃或分區。我們非常推崇賽靈思在矽元件與軟體的各項創新成就。」/ a( v0 W. k' M) u8 n3 E8 y8 ]9 J. S- C
: q/ I9 @, [. i- n" n+ Z$ e, n供應時程 i, o# d" k7 V+ }
Vivado 設計套件2012.1版即日起開始透過先期試用計畫供貨。有興趣的客戶可洽詢各地業務代表。賽靈思今年夏天將會開放2012.2版,而WebPACK以及Zynq-7000 可擴充處理平台也將於今年推出。針對目前使用ISE Design Suite Edition的客戶,我們將免費提供新版Vivado設計套件以及IDS。針對採用7系列與先前世代元件的客戶,賽靈思也將持續提供ISE 設計套件的支援。作者: mister_liu 時間: 2012-6-13 11:42 AM
Altera業界成熟可靠的Quartus II軟體編譯時間縮短了4倍;擴展支援28-nm FPGA' H$ r# g- C W- s* A
在十多年軟體創新基礎上,Quartus II軟體12.0版進一步提高系統設計人員的效能和性能優勢 . C n' N4 V4 e# V[attach]16690[/attach]- l" g2 p5 r& W) E2 y, z; b
/ D. E$ G, M; e$ n1 h2012年6月13日,台灣——Altera公司(Nasdaq:ALTR)今天發佈業界成熟可靠的最新版Quartus® II開發軟體,這是一套對於FPGA設計,性能和效能在業界首屈一指的軟體。Quartus II軟體12.0版進一步提高使用者的效能和性能優勢,例如,對於高性能28-nm設計,編譯時間縮短了4倍。其他更新包括擴展28-nm元件支援,包含Altera最初所支援的SoC FPGA,增強Qsys系統整合和DSP Builder工具,以及經過改進的矽智財(IP)核心等。# [% K/ L2 ~4 N m; _' a1 I' ~7 x* _, s
6 M0 P% e. b# d業界最快的FPGA編譯時間 5 ]) A$ v- W" Z, E+ y* JQuartus II軟體12.0版保持業界最快的編譯時間,讓用戶能夠將設計團隊資源集中在設計創新上,同時提高設計人員的效能。採用這一個版本軟體,與公司以前版本軟體相比,Stratix V FPGA使用者在編譯時間上平均可縮短35%,而Cyclone V和Arria V FPGA使用者編譯時間平均縮短了25%。作者: mister_liu 時間: 2012-6-13 11:42 AM
擴展28-nm FPGA支援 1 L, c7 {/ }6 OQuartus II軟體12.0版擴展了對28-nm FPGA的支援,包括,具有硬式雙核心ARM Cortex-A9處理器的Altera SoC FPGA。用戶可以選擇並開始設計多種低成本、中階和高階28-nm FPGA,新支援的功能如下所示:& V* ~1 n8 W o3 v: T
S/ U1 i) E3 Q3 r• 支援Stratix V GX與Stratix V GS量產元件的編程 7 ]# n6 `& v' k& w
o 5SGXA7、5SGXA4、5SGXA3與5SGXA51 j0 `7 q6 U& W3 J* n7 {
o 5SGSD5與5SGSD4 / a( f' k; A; c. y• 支援Stratix V GT FPGA的編程 P3 F/ o6 z P6 y
o 5SGTC5: |& p4 ]: J% _& |
• 支援最大容量的Arria V GT FPGA元件 & T$ b+ q5 M( I' [' r4 v$ O7 L" { y: lo 具有最終接腳輸出的5AGTD7 ; F/ m* P3 ?* ?- y( Q• 支援Cyclone V FPGA元件 - `- k8 g$ g* G! U) b# ^0 Ao 5CEA7與5CGTD7 - V' B$ B! j! }2 I- bo 5CEA9、5CGXC9與5CGTD9 7 M" q( d' B; N7 t) K2 M! T• 支援Cyclone V SX SoC FPGA的編譯 8 i) G) b. s9 b5 V% p! g" Oo 5CSXFC6D6作者: mister_liu 時間: 2012-6-13 11:43 AM
Qsys系統整合工具增加了AXI-3介面支援 f0 e T, R# P7 b7 k
& G/ C- k( I9 p" n3 I
對於這一個版本軟體,Altera還在其Qsys系統整合工具中增加了對ARM AMBA AXI-3介面的支援,讓使用者能夠根據不同的標準介面,靈活的連接IP核心和IP子系統。Qsys是FPGA業界首款採用網路單晶片(NoC)技術的系統整合工具,為使用者提供了高性能互聯。這一個工具使用分層方法整合了IP功能和IP子系統,進而簡化系統開發。最新版具有多種使用方便的特性,提高系統設計人員的自動化工作程度,簡化設計重用。在www.altera.com/qsys上提供了Qsys更詳細的資訊。, Z! V4 W4 E5 @
% Q/ r% Z+ g* B# P
Quartus II設計套裝的其他特性包括: ) W) v* y% i) j# ^& ? R0 g) Z; @+ @ w; H& J* h; y; k
•DSP Builder 12.0版新的數位訊號處理(DSP)支援——透過系統主控台,與MATLAB的DDR記憶體進行通訊,並具有新的浮點功能,提高了設計效能,以及DSP效率。 7 }' g: ^8 O! `3 k•經過改進的視訊和影像處理(VIP)套裝以及視訊介面IP——透過具有邊緣自我調整演算法的Scaler II MegaCore功能,以及新的Avalon串流(Avalon-ST)視訊監視和追蹤系統IP核心,簡化了視訊處理應用的開發。% \2 Z3 `1 r8 q* W7 w: {+ A, r) I
•增強收發器設計和驗證——更新了Arria V FPGA的收發器工具套件的支援,進一步提高Stratix V FPGA收發器資料速率(14.1 Gbps)。作者: mister_liu 時間: 2012-6-13 11:43 AM
Altera公司產品和企業市場副總裁Vince Hu評論表示:「從設計規劃到編譯實施,Altera透過Quartus II軟體進一步簡化了設計過程。採用我們的12.0版軟體,使用者可獲得更快的編譯時間,以及擴展元件支援的優勢,滿足當前的系統性能需求和效能要求,特別是28-nm設計工程。」, q; |) Q* L7 h* | G
- S8 v' _9 j8 P$ T3 B: X) r
Quartus II軟體簡介 9 B/ z* u* A6 o1 G( q* \2 @/ Y' a* \6 M9 i9 L
Altera的Quartus II軟體提供的設計套裝含有業界最好的工具和功能,提高了FPGA設計人員的效能。設計環境提供尖端的合成和佈局佈線演算法,以及高階DSP設計和系統整合工具,包括多種經過預先驗證的IP核心等,支援FPGA設計人員滿足嚴格的產品及時面市目標。開發套裝支援所有的FPGA設計過程,從設計輸入,到時序收斂,直至驗證。 3 G* R$ _' I% G' K7 m& |3 J. ~6 _) E6 v( n# ]3 L
價格和供貨資訊, W, ^0 \! h& i+ I, y- E" i, p
現在可以下載Quartus II軟體12.0訂購版和免費的網路版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲取Altera設計軟體的過程。Quartus II軟體訂戶可以收到ModelSim-Altera入門版軟體,以及IP基本套裝的全部授權,它包括15個Altera最熱門的IP(DSP和記憶體)核心。一個節點鎖定的PC授權年度軟體訂購價格為2,995美元,可以透過Altera eStore來購買。作者: mister_liu 時間: 2012-7-19 11:28 AM
賽靈思首批Artix-7 FPGA正式出貨 為可攜式與小型產品樹立全新效能標竿 以最低的功耗與成本樹立全新FPGA效能標準 % O0 d: \4 y+ @3 Y3 @[attach]16987[/attach] % z8 r+ y" K$ Z" {* s3 |2 g* D6 o n% x" k$ x
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈旗下首批Artix™-7現場可編程邏輯閘陣列(FPGA)正式出貨。這款新元件將FPGA技術的觸角延伸至那些小型、低成本可編程元件、但效能以往卻只有Virtex® FPGA才能滿足的高效能應用領域。不論是可攜式醫療設備、掌上型無線電設備、小型基地台,或是眾多採用各種技術架構的先進專業級應用,客戶現在都能利用高階的All Programmable FPGA功能,持續開發新產品並擴充市場版圖。 : m, [4 u/ k; q( T" M & t- n- i+ j. i* }; E對於以先進功能取勝的可攜式應用而言,Artix-7元件能為可攜式應用提供最佳的系統效能、節電功能、小巧體積和低成本等優勢。隨著首批Artix-7 A100T元件開始出貨後,意謂著所有賽靈思的7系列和Zynq™ 7000系列產品都已邁入晶片出貨階段,也是賽靈思推出28奈米世代元件以來另一個重大里程碑。 - f3 c0 d3 S& J. @: g
% _1 s+ e$ h1 O" \9 M7 |
賽靈思公司FPGA平台行銷總監Dave Myron表示:「賽靈思針對各種先進的應用推出Artix-7系列產品。Artix-7元件進一步拓展源於Spartan®系列的低成本產品陣容,Spartan®系列產品在3D電視、車用資訊娛樂、工業控制和行動醫療裝置等應用範疇都已經扮演了關鍵的角色。 」作者: mister_liu 時間: 2012-7-19 11:28 AM
賽靈思28奈米系列產品採用台積電高效能/低功耗(HPL)製程技術,Artix-7系列因而能以最低功耗的前提下,突破許多效能極限。這也意謂著客戶可以透過Artix-7元件,讓軍用軟體無線電系統等各種電池式的應用達到低總功耗的表現。相較於同類競爭解決方案,Artix-7元件可降低35%的功耗;而且客戶可將最新的加密IP與數據機功能整合到單一晶片中,進而能在降低物料清單成本的同時滿足尺寸的要求。此外,本系列中最大型的元件整合了豐富的DSP功能,可以提供1,306 GMAC的訊號處理效能,能處理各式各樣的寬頻波形,其支援波形的種類數量比其他競爭產品足足多3倍以上。 + w. }+ n( Z5 I# b, H8 \ n: T
7 }: H$ z' r) q. o
相較於前一世代的元件,Artix-7 系列的靜態功耗降低65%,動態功耗降低50%,並提供16個6.6 Gb/s收發器,協助可攜式超音波設備製造商的產品達到最高的影像解析度,以符合JESD204B高速序列介面標準的規範。同時,在實現128通道波束形成器的過程中,Artix-7可以延長電池使用壽命,滿足安全標準要求,並比使用其它FPGA元件節省40%的功耗。 2 Y* B. b: B" q* _$ R0 V' d
; Y2 H+ g3 J, i& x& C
對於全球各地支援4G技術的微波回傳設備製造商而言,Artix-7 元件讓研發業者能把各種數據機與封包處理功能整合到單一元件內,並達到最高的每瓦效能,並提供智慧型頻寬配置。通訊市場最終極的「神聖」目標乃將基地台的功能整合在單一晶片中,而Artix-7元件則可為設備製造商帶來前所未有的整合度與靈活的可編程能力,讓客戶可在市場成長速度遠超於標準化速度的環境中脫穎而出。 ; u( Y. H4 o4 D$ L7 U0 g1 y8 j9 w, u. ]3 D* b/ D! S
在賽靈思最新公佈的兩部展示影片中,Artix-7元件展現了6.6 Gb/s收發器的穩定效能、支援各種DSP應用的功能、以及此系列元件包含的各種超低功耗特性。展示影片、新版白皮書、以及其他資源均可瀏覽Artix-7 專屬網頁。 6 d# h5 m- E$ C3 |