Chip123 科技應用創新平台

標題: Bandgap 怪問題 [打印本頁]

作者: shaq    時間: 2008-6-2 10:13 PM
標題: Bandgap 怪問題
有人有遇過在跑 .TRAN 時, VDD=2.5V 時,VREF 電壓正常. g! W- c1 M  o/ g: v; o
但 VDD=5.5V時,VREF 只有 0.2V 左右2 `" s3 k: Z9 W& T9 T  B
% k* A5 v! F0 A- ^& v* L/ a' n% @4 n
不過,當我下 .DC VDD 2.5 5.5 0.1 時,VREF 的值都正常0 i8 R4 K: v) z/ a. H( {8 O

4 ]) E  ?- p' W# o3 h- o3 L. l有人會問說,「那有加 START-UP 嗎?」
& i' G2 j+ p4 m5 b4 m& P答案是有的...  c$ z+ R" z- ]9 C0 o% H

5 H' |! C: X, O% I0 j1 F8 h% p若排除是 START-UP 的問題,那還有什麼原因會照成這種現象?
0 Q1 R2 O2 ~4 e是指令的下法有問題,還是其他的原因?
& r$ J9 L" \2 A) p8 t
: o, M) P5 \; L以下是 bandgap voltage reference 的相關討論:
. O+ I9 z- k7 R大大~~幫小弟解決bandgap問題 % l9 D1 r, r; H2 F. K' Z
bandgap的模擬問題 (單N,PMOS組成) / @1 k  |% o- z/ w9 W1 ?( r7 h
关于bandgap的结构
. o" E% a/ X- P- Z7 Q( {- q! ~BandgapDC扫描温度特性时,不能正常工作
- h  y, e. c8 D7 \! c; \, r
- {4 V7 Z1 b, z' a% Q4 |1 E  H" u0 N; w2 C
4 L3 r5 N9 ]- \3 |% Z% Q# f& u
& o. T; h) k3 u3 W+ _% Z5 g" l
[ 本帖最後由 sjhor 於 2008-7-4 09:26 AM 編輯 ]
作者: LAS.xs    時間: 2008-6-3 09:23 AM
把.tran的精度提高,有可能是計算精度不夠! o. J5 b/ w. E, x1 u7 y. ]: s
不過一般.tran應該會比.dc要准
作者: mbission    時間: 2008-6-3 09:25 AM
你要檢查一下startup在supply高低壓的工作情形,有時會因為pull up電阻隨supply變化,3 s/ b- M9 ^4 o9 T" w
造成startup電路無法正常運作,會lock住~~~
作者: hitxiaojun    時間: 2008-6-3 07:09 PM
標題: 回復 3# 的帖子
同意楼上的观点,当power voltage过高,有可能造成start-up电路的关断而整个电路被锁!
作者: finster    時間: 2008-6-3 11:52 PM
建議你看一下op的頻率響應. m( Y2 ~2 A. J$ a
我之前也曾遇過類似的問題,後來在排除掉所有可能之後,才發覺到因為我是以power ramp方式來模擬電源電壓起來的方式,以便觀看bandgap circuit的運作情況,但因為為了要作到low power,所以op的頻率響應並不是非常好,進而會卡到power ramp的速度
2 d1 `5 ~' n4 N6 n因為你用.dc去掃電壓,所以沒有速度的問題
$ @$ V& s4 M, g' F而當你用.tran時,一旦電源電壓愈高,其反映時間便需要愈快,而這時,頻率響應的問題便會出現




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2