Chip123 科技應用創新平台

標題: CPLD UART 問題 [打印本頁]

作者: ghoustchieh    時間: 2008-5-13 06:12 PM
標題: CPLD UART 問題
實驗流程+ b+ q" P) r3 _: O

  i# X7 h2 ]6 g7 u後端晶片<--CPLD(接收)<--PC ( H0 X  v: M: R; K+ }
後端晶片-->CPLD(發射)-->PC
& V+ a4 J( O% i/ O; {9 H/ A6 p- F2 d3 O( `4 B2 U; q( _8 F
目前使用CPLD EPM1270晶片做uart收發,將資料與後端晶片做收發,將接收與發射模組燒錄至CPLD內,後端晶片會掉資料,但我把接收與發射模組分別燒在兩個CPLD上,與後端晶片做收發,並且將CPLD(發射)端與後端晶片的地線拿掉,發現資料完全正確了,像我這種接收端接地線,發射端不接地線便正常的情況,是否有解決方法,可否提供意見或看法,感激!!!
作者: walltsou    時間: 2008-5-14 06:05 PM
UART可以找到信號圖,用示波器量看看和標準的有何不同?要一路從數位到類比的路徑一路量,這樣才可以找出是那一個晶片工作不太正常。雖然你描述的和接地有關,但是不是不同板子間接地不正常有關還看不出來。另外傳輸線有地線連接二個板子看會不會有改善。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2