Chip123 科技應用創新平台

標題: M0+ M0 M3 M4 Soft IP Cores [打印本頁]

作者: sinoicboy    時間: 2014-3-7 02:59 PM
標題: M0+ M0 M3 M4 Soft IP Cores
& M. H; V$ T3 m) r1 _
1 p# _5 ]2 {' s# _  p5 b
iconstart@gmail.com8 C$ g2 U1 X- n* G

# I5 w# m7 G+ l2 B: X* u├─AT420-DA-03001-r2p0-00rel0
) E2 r  \5 D. K# f; ?; `; u) @% j│  └─docs8 o0 y+ Z7 ]# J5 x2 o
│          DDI0337G_cortex_m3_r2p0_trm.pdf
6 v) s9 |% n+ Y/ e! i1 `6 H  ?│         
8 ^6 b& @, P' P. I  J├─AT420-DC-02008-r2p0-00rel0
/ C; k0 V  y- j* p/ E6 B4 m( c│  └─docs  l* G: {6 A' g
│          DII0194A_cortex_m3_r2p0_csg.pdf% _. e  v* W  Q" N4 [* N: s
│         
, I- \) Q8 k- K; S  H, [% f4 R├─AT420-DC-13001-r2p0-00rel0
3 j) N( L; x  f6 |3 r+ m│  └─docs
( Y/ ~& ~, \% v2 D: }1 r; S
* e' e; E9 b7 s│  │  │          CM3CodeMux.v
7 Z! P& r% x( G1 v5 h: N9 ?+ O│  │  │          CM3flashmux.v- {9 O1 Q3 b9 R$ _
│  │  │          CM3ROMTable.v$ }. g6 m# o9 M3 e& b1 S
│  │  │          CortexM3Integration.v  ?6 B! b- Y$ t) l
│  │  │         
9 z" b1 s9 ^9 ^0 f. q1 \│  │  ├─dapswjdp
7 d0 H  ?' s/ U9 c% ]│  │  │  │  README_DAPSWJDP* G8 N6 |" [. G/ E* l, d. J/ }
│  │  │  │  
' @6 o3 W8 l7 q% \. o# I│  │  │  └─verilog5 v4 [; F9 y, {- q
│  │  │          DAPDpApbDefs.v
9 x7 K6 ?, g) q, ]/ {. b│  │  │          DAPDpApbIfClamp.v$ w9 ], A$ ?# ?: S
│  │  │          DAPDpApbSync.v
0 M2 y" r) ^/ v1 {( j- K5 k% ~% r# d│  │  │          DAPDpClamp0.v
/ F/ e# Q+ T7 d; G│  │  │          DAPDpEnSync.v$ S& _6 @) ]* ~
│  │  │          DAPDpIMux.v7 U* m0 t$ g' L5 N
│  │  │          DAPDpSync.v3 ]9 E0 s9 i8 w1 Q; q/ S6 m
│  │  │          DAPJtagDpDefs.v8 h# A* ~, P  k' D0 \  r
│  │  │          DAPJtagDpProtocol.v
0 x* X) V; u( e) O! @% i* o: G* k│  │  │          DAPSwDpApbIf.v
8 R) I( }: {) u, ?, d; r4 [( N5 x│  │  │          DAPSwDpDefs.v1 h$ z; _- F& p
│  │  │          DAPSwDpProtocol.v$ g) i3 x/ a0 a7 W% ]2 a, k
│  │  │          DAPSwDpSync.v
9 e7 @5 H3 r; x0 R1 g│  │  │          DAPSWJDP.v3 L  T: x9 N! M7 f
│  │  │          DAPSwjDpDefs.v
- d6 s1 b) |7 `$ i* Q6 Y" ?│  │  │          DAPSwjWatcher.v
1 w2 }' D7 ~2 L' e8 r│  │  │         
& _8 U( z! X+ w) V1 d& `5 F$ r8 d/ i│  │  ├─models
: j, u$ I1 s# H3 i│  │  │  └─cells7 O; I7 |$ G2 k! E6 h: d- O
│  │  │          CM3ClkGate.v
5 h$ X) I3 h, q: S& V! u5 B( |+ Y9 [│  │  │          CM3EtmClkGate.v
- S- O/ [: g5 K0 e$ k1 k$ F│  │  │          CM3Sync.v9 j9 H9 h$ v2 ~6 U7 o
│  │  │          % ?2 \" {/ x2 b: Q2 Q
│  │  └─tbench( v" M+ l  `: ^; l& I
│  │      └─verilog' |9 G% T* F9 b( w% x) Q4 k
│  │              AhbToApb.v/ F  Z- [/ b6 V, m
│  │              AtbLogger.v
$ g0 z3 W5 m6 C2 ^│  │              BusMatrix.v
3 c9 F! q& T% Y! D: f5 Z│  │              ClkReset.v, ^. }3 X& [) G( u
│  │              CM3BusComparator.v* h* H& i  u% ?+ D1 F, f. R& w" S6 @

; q% j: d, k" h" P  c7 ?+ n& K- B! H, \& G( h6 ]! n! w3 G
│      │  │  exclude_list.sc_waitstate
4 r! D( D: L4 \" i! \3 Z9 e8 _0 J, ^$ h2 {3 l
             │  └─fe_tsmc090g_sc-adv_v10_2007q4v23 W" M5 e! x6 {  K3 s0 U# p7 \2 h4 u% G
             │      │  scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB0 t9 Z6 x( P% G: O4 [
             │      │  scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB2 h. S0 j$ Z6 |$ T; Q) v$ t
             │      │  scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB! [7 h7 @# K$ F1 L
             │      │  
& m& e$ B" d. c             │      └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl
, f: Z& A, K  q! o             │              cells_1.geo* f( \; ^( X! D7 s
             │              cells_1.pwr
. S1 q5 ~1 Q6 c             │              index.cli" `. d, W% A( y( O6 `1 B
             │              README.TXT- U, {1 B, p, B0 c7 u
             │              rulesets
1 y9 F! h  ^+ O" k9 T$ n             │              VERSION.TXT
, V' l4 m2 F3 D             │              vias_1.geo9 ?4 ^; P& }* S5 t% i
             │              
% B" d- Z* u$ m             └─tsmc5 d) C; _9 g+ \% G0 F. Z# @7 c2 Y, p
                 └─t-n90-lo-sp-002-f1_1_6a_20060914
  q& P+ B! y+ H, T6 ]4 ~  |! F* V3 }                     └─6X2Z
! w5 E; U1 w% c+ r: M                             corner.defs$ C, p! z: d3 t% S) C  {( X/ d

' T! {! w' c4 X. ^0 A. r├─integration_kit% ?/ n2 j: u3 n5 K
│  ├─logical
& L) h2 S  p. Y│  │  ├─cm0ikmcu7 R0 p3 ?2 B/ R8 G! l+ h! k
│  │  │  └─verilog
- h! s5 L7 ]5 l. b' n( ?9 ?9 [│  │  └─tbench" H& i, W" [9 [( t. [, a
│  │      └─verilog! B* c, q' _5 L( t
│  └─validation8 g& ~! }* {7 _7 F5 ?& L
│      ├─glogs( y( ?/ l/ l0 ^1 D, N
│      ├─logs- n$ n! {' g6 E- [9 V
│      ├─mdk
" M) r- A9 |( M│      ├─srpg6 S0 Z' G* o2 {8 l
│      ├─tests; r1 V2 c$ \$ P% P; O
│      │  └─CMSIS4 f6 O5 u% r8 a2 H( v
│      │      └─Core
5 E  A: q7 k  v" y8 S, l│      │          ├─CM05 J$ Z: A- w# G( O4 {& W$ C
│      │          └─Documentation/ U5 ?9 W3 g$ e2 y7 i
│      └─vectors
# \  E0 a% }" c6 j$ S├─ipxact
# U* b, u- E: q5 O" N│  ├─busdefs
' F. ?2 A. Y; f& `/ Z9 y│  │  ├─amba.com
0 P& o' \; O- D3 r│  │  │  └─AMBA3
4 N+ \1 X9 I1 u  _+ W+ b│  │  └─arm.com% ~% P; b0 @1 }" ^
│  │      ├─CoreSight
  J9 B9 z5 ?! F│  │      ├─Cortex-M0: I2 t9 B- @# E1 I
│  │      └─CortexMCores
/ T. C8 d/ b) D# V│  ├─channels
# @3 \5 g. `4 o7 ^, G0 q) s│  │  └─arm.com* w; W4 v0 Y6 i$ N. U+ X- ]
│  │      └─Cortex-M06 W- v$ W: c! I1 d" v
│  │          └─rtl, U# C. h: H: Q8 _2 c! E* h
│  └─components7 y" Q* L; n" @6 R) K
│      └─arm.com
5 R$ p* c: T# S& t% Z: {. k6 Z0 I/ ~│          └─Cortex-M0
作者: yukitsu    時間: 2022-10-13 05:18 PM
感谢分享,学习一下。% x8 E3 o9 p; B' ?  R





歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2