Chip123 科技應用創新平台

標題: FPGA-Based Prototyping on your current project [打印本頁]

作者: sophiew    時間: 2013-9-3 04:22 PM
標題: FPGA-Based Prototyping on your current project
In your verification flow, please select the primary EDA vendor/tool your team is using for...
, y, h% I- u+ `( N' I- @, ^" q+ {4 c! Q4 k
If other (please specify), or you don’t know?
作者: atitizz    時間: 2014-6-25 01:54 PM
Altera與Cavium合作,為網路應用提供經過預先驗證的資料封包分類解決方案! w# k8 {1 W9 W5 j- C
可立即部署實施的解決方案採用了Altera的Interlaken Look Aside IP以及Cavium的NEURON Search處理器" P' V7 b/ w8 I: ?" w9 H0 w
[attach]20054[/attach]! ]0 Z  m* X% E4 q: X" Y, |4 ?6 ^: h

( H" f. ?8 v! c2014年6月24日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其Interlaken Look-Aside矽智財(IP)核心通過了測試,與Cavium的NEURON Search™處理器相容。這一個可立即部署實施、經過預先驗證的解決方案,為網路OEM提供了低延時、高性能資料封包介面,適用於包括路由器、交換器、防火牆以及安全儲存在內的多種網路應用。Interlaken Look-Aside IP核心目前以Altera系列同類最佳IP核心組成的形式提供,經過最佳化,整合在Altera Arria® 10和Stratix® V FPGA中,具有性能優異、延時低和面積利用率高等優點。2 _* z9 F9 x7 }6 k) c$ s

' T1 S2 \6 i2 \0 F& y# J2 yAltera採用FPGA架構的Interlaken Look-Aside解決方案實現了資料通路元件與旁視輔助運算器之間的相互操作,其傳送速率高達300 Gbps,性能達到每秒5億資料封包以上。Interlaken Look-Aside IP不但性能優異,而且還提供軟式核心邏輯和硬式核心邏輯模組,客戶能夠非常靈活的進行用戶介面、通路和資料速率配置,提高了整合度。
作者: atitizz    時間: 2014-6-25 01:54 PM
Altera與Cavium使用Stratix V FPGA和NEURON Search處理器,測試並驗證了Interlaken Look-Aside解決方案。低延時資料封包介面,以及可擴展儲存空間支援實現高性能、大容量存取控制列表(ACL)與資料封包分類應用。Altera提供了相互操作性報告,介紹了使用Altera Interlaken Look-Aside IP核心與Cavium NEURON Search處理器的測試方法以及性能標準。
& q$ w2 W8 _, A: o/ v. d) S9 H+ F2 L3 ]3 ~: g$ E" T8 D& {
Altera軟體和IP市場部總監Alex Grbic表示:「Altera同類最佳的IP核心設計實現了業界最佳性能、最低延時和最少資源佔用。我們與Cavium合作,展示了我們產品之間的相互操作性,我們的客戶能夠充滿信心的使用業界領先的解決方案。」
. |/ }' b& e+ u7 d: |- h7 L) F( K  s. \+ f9 E& l3 O8 @. R& B. l
現在已經開始發售Cavium的NEURON Search處理器系列,主要針對多種高性能L2-L4網路搜索應用。Search處理器系列支援1百萬條IPv4和IPv6規則,每秒實現數百萬次搜索,最大功率消耗不到20W。NEURON Search處理器在儲存規則和指定規則表格式方面非常靈活。2 b. l9 ]: {' u8 o9 I* L" \4 E' s
4 U9 ]) J3 O! D5 n1 \% Q
Cavium的NEURON Search處理器產品線產品市場總監Weishan Sun表示:「Altera與Cavium的資料封包分類方案,是我們客戶所需的低風險高性能協同處理解決方案。Altera的Interlaken Look-Aside IP結合Cavium的NEURON Search處理器,是一種易於整合的解決方案,與沒有經過預先驗證的硬體方案相比,支援我們的客戶快速啟動電路板開發,節省了寶貴的工程時間和材料。」
作者: ranica    時間: 2014-7-11 10:37 AM
Hardware Applications Engineer – Cores3 f$ s$ H  M; {$ {
2 U6 l5 F' D1 e9 x3 i, F
公      司:A famous IC company
2 v( ]( W0 b1 t  w工作地点:上海$ }4 b2 Y9 j# G/ J
8 D" K6 K2 t* v" m
Job Requirements:
% r0 m9 o) Y- s# M6 tQualifications
( H/ A( [' z: u" CGood university degree, in Computer Science or Electronics Engineering ideally, although other science graduates would be considered if they have relevant experience.
0 }6 [( D8 p. d- B; x
- w3 x. c* V5 ~( U' _& d5 tExperience
" w5 E: g7 x: o4 |   Minimum of 3 years industrial experience
6 J  y2 H3 K$ s   Strong understanding of XX processors
3 A7 I4 ~  y: X# \: g   Experience or knowledge of FPGA or ASIC design, simulation and/or verification techniques, including RTL coding and simulation, in Verilog or VHDL
. y2 V& H4 W2 S4 `0 _   Understanding of FPGA or ASIC implementation flows (synthesis, scan insertion, layout)
" \  \  S8 X; q   A good understanding of the interaction between software and hardware 4 [$ s. K8 r) F; E8 F
   Demonstrable experience of problem solving and debug skills
8 l( o! {, a) r- ^6 f8 Q9 T0 _" }   Experience of interacting with colleagues outside of China
作者: ranica    時間: 2014-7-11 10:37 AM
Desirable
1 W1 O7 j0 D' t" j* {+ y- x5 W5 x   Knowledge of XX architecture and AMBA protocol
, B: |' R# x+ X7 ~" Y3 \   C/C++, assembler coding or other programming skills.
. Y8 m2 k, H% H5 d& d2 r' @3 E   Experience in integrating SoC peripherals 1 j; b! o% y, c3 v# g/ P% S/ D# P. p
3 N8 f/ E& k1 m7 T3 W1 h; P; ^2 Q1 p& Z
Personal Requirements - A% a4 b' S& j* g& n* V. f
   Must be self-motivated, self-managing, responsible and proactive , R  p0 j9 b) P$ V
   Must have excellent written and verbal communication skills with both colleagues and customers, including good written and spoken English8 h+ Q' q" W/ J. \* b6 ?" _
   Must be proactive in obtaining engineering or management input, in order to complete project and internal tasks in a timely and accurate manner
8 O5 l; p1 e" c4 k   Must have the desire and ability to solve problems quickly ! I1 f- k, K5 c0 b0 I2 d
   Must be enthusiastic and well driven 5 O1 I4 g" e( U2 ~; m, R
   Must be able to schedule own workload and plan tasks – based on both internal and customer requirements.  7 ]: l; d; ?! e0 c( x5 k; g
   Must have good inter-personal skills, and be able to work well within a team; especially when under pressure
0 K" F" w0 f* k   Must be willing to be flexible and accept new challenges.
5 k; H7 I! Y, f  ~' V( h   Must be able to travel on a regular basis, both to give customer training and also for internal business reasons.
作者: mister_liu    時間: 2014-7-15 11:16 AM
美高森美完整的新型SmartFusion2 SoC FPGA評估工具套件 讓OEM廠商可加速原型設計和應用開發
' E% r; W* F7 j& C功能豐富且負擔得起的平臺使得OEM廠商可利用SmartFusion2在同級產品中的最低功耗
4 }* |& x- W. _) `高可靠性特性和同級產品中的最佳安全性,並以顯著的上市時間優勢構建具有高度差異化的產品) p$ H# v, }2 m# Z. ]( h* o6 z" f
[attach]20095[/attach]
& A0 z: p7 |* U, `* c8 {; E6 v+ O3 C5 M6 w  J
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈提供新型先進的SmartFusion®2 SoC FPGA評估工具套件,新的SmartFusion2評估工具套件是一款易於使用、功能豐富且價格負擔得起的平臺,它的設計讓設計人員可快速、輕易地加速其應用的評估或原型設計。OEM廠商使用美高森美的主流SmartFusion2 FPGA器件,可以充分利用這些器件在同級產品中的最低功耗、高可靠性性能和同級產品中的最佳安全性技術,來構建具有高度差異化的產品,並協助他們贏得顯著的上市時間優勢。
作者: mister_liu    時間: 2014-7-15 11:16 AM
舉例來說,SmartFusion2評估工具套件可以簡化基於收發器 I/O 的FPGA設計之開發,這種FPGA設計是現今例如PCI Express (PCIe)和基於 Gigabit乙太網等系統所不可或缺的一環。為了加快評估和原型設計,美高森美先進的評估板與小外形尺寸的PCIe相符,這讓它可以應用到任何具有PCIe插槽的桌上型電腦或膝上型電腦。市場研究機構Infonetics指出,載波乙太網市場將於2017年增長到大約390億美元。+ f: f/ D$ N: V* N
) J; O6 ~  B- O+ e+ p+ v! e. C
美高森美軟體和系統工程總監Venkatesh Narayanan表示:“我們新的SmartFusion2 SoC FPGA評估工具套件充分利用公司作為市場領導廠商所擁有的豐富經驗,是那些剛剛開始使用基於FPGA處理器之設計人員的理想開發平臺。由於設計人員無需從頭開始,因此我們讓新設計的實施變得更簡易。對於OEM廠商來說,讓設計快速實現是一件非常重要的事,美高森美新的工具套件為客戶提供了其所最需要的主流功能,以非常合理的價位提供了25K LE SmartFusion2 主流FPGA和SERDES評估功能。”
, D4 n4 H- _: R, R- l
+ T  q' C) O% M4 F% F這款工具套件提供了全面的功能集,包括PCIe、Gigabit 乙太網、全雙工SERDES SMA線對、DDR記憶體、SPI Flash、USB On-The-Go和數個可為廣泛的應用開發建立其所需靈活性的擴展介面。藉著購買評估工具套件,開發人員還可以使用美高森美全系列業界領先的開發資源,例如參考設計和發佈範例應用展示的能力。
作者: ranica    時間: 2014-7-21 10:48 AM
Senior Digital Design Engineer: H* p2 e- W7 P% x$ t0 w/ c" x. R

" V  l& e5 x8 o4 J/ H公      司:A famous European IC company
2 g- w5 ?4 u" q5 e8 r1 J" ^8 l工作地点:上海, {: u& J6 H$ o( `1 `8 d# L  B3 e

8 N! y1 n/ z" J! C- w. @Job description  
6 a* g, t6 l( R# g2 A! }- define system partitioning of s/c circuits and system  2 w$ N) R/ P3 O  u; b2 Q) D
- define HW/SW co-partitioning  7 J0 G- ^3 t/ ~# ?' F! W3 h
- provide technical feasibilities based on system simulation and/or FPGA based demonstrator  
: W  |+ j0 v* c7 L6 x- propose new technical solutions on s/c and system level  " \) ?- D, G2 c4 b$ I. X
- design digital part of mixed signal (smart power) ASICs  
$ S4 p0 X- u' e* @0 T: t! v3 q- close cooperation and interaction with international teams  
4 `; H$ _# }9 K* g! \8 _- coach junior engineers  " v9 c, b; F8 U8 ]6 Z# F2 p9 l% |

8 o: @4 b; E* [& e8 H* PRequired knowledge competencies and attributes  0 E5 z1 f" ^8 x3 X6 w$ ^
- master degree in microelectronic circuits or systems, Communications, Computer Engineering (or equivalent)
( j- h7 M6 s5 b& B! W8 j- > 5ys experience in digital design  + y! Z# b- u$ [  S, V" m
- good understanding of ASIC mixed signal flow (Cadence based)  
$ O2 a" E( h- \8 v- strong background in HDL coding, verification and toplevel integration  1 b) w& O4 q7 F" J
- good understanding of communication interfaces used in Automotive (SPI, CAN, LIN, Flexray)  ! Z" ^$ V/ J# m  W  C- X. w' y
- experience in FPGA development  
$ `* V# I2 ~' x3 V( z- very good communication skills (written, oral)  7 r2 U1 f1 v( k8 `( I$ s; J1 r( v
- self motivated and high level of flexibility  
3 ?7 Z" _/ W4 j8 B, Q- foreign languages: English, German (not a must)
作者: globe0968    時間: 2014-8-27 03:23 PM
Altera計畫推出符合軍用溫度規範的20 nm FPGA與SoC元件! b4 Y' [+ _; J( i* z* N! y& L
Arria 10 FPGA與 SoC通過Mil Temp的檢定,可應用於軍事客戶,& y- b8 q/ i2 j
在設計航空電子、雷達與其他高可靠性應用時,可以進行早期的規格決定
5 M  C  L+ G* S1 t, t# M; q+ ?6 `4 D5 ~) q  E* D( w7 F0 H
2014年8月27日,台灣──Altera公司(NASDAQ:ALTR)今天宣佈將為它最新的20 nm Arria® 10 FPGA與SoC,進行軍用溫度(Mil Temp)的認證計畫,也就是將會通過極端溫度環境(室溫-55℃到125℃)的檢定。除了這個分級之外,Altera還在速度等級、通訊協定,以及外部記憶體介面上提供指導準則,以便最佳地配合特定應用的需求。所有的元件都將通過Altera進行的鑑別、檢定與測試,以提供較短與可靠的交貨前置時間。客戶可以透過在myAltera Military Portal設定一個帳號,以便接收通知、取得分級與軍用溫度手冊。0 K! Y2 [! P0 R& d+ b5 l

' W0 v) _, @" g# w; t# k$ ^% uAltera軍事、航太與政府事業部資深總監David Gamba表示:「Altera透過確保我們多樣的下一代產品都能夠符合Mil Temp的規範,這是支援軍事客戶所做的承諾,雖然並非所有的國防應用都會在Mil Temp規範的極端條件範圍下運作,但是這些資格認證計畫的早期通知,還是可以提供客戶在目前便進行有價值的平台設計決定,隨後再來進行成本效益的變化,且更易於進行設計的轉移。」
1 |2 C- m7 l0 Y- s9 @% w  d1 U! D0 S; v
Arria 10具有硬式浮點DSP區塊功能, `6 o* X8 z& E9 `- R, X
Altera的Arria 10 FPGA與SoC元件是業界唯一具有整合式、符合IEEE 754規範的硬體式浮點運算元FPGA元件,相較於市場上其他的硬式浮點解決方案,它能夠提供業界最高的每瓦GFLOPS效能。在Arria 10元件中的硬式浮點DSP區塊可易於提供內建的浮點支援,因此能夠縮短6到12個月的開發時間。這些巨集指令對於許多軍事與航太應用非常有用,包括從即時戰略決策應用到廣視野衛星偵察平台,它們也可以用於地面基地與空中相位矩陣雷達,以及指向性天線應用的精密設計之中。
$ q( ^: M4 O& O% `5 P# N2 d6 x$ H) P% @6 b% w( f
Arria 10 SoC也是業界唯一整合了ARM處理器的20 nm元件。
作者: sophiew    時間: 2014-9-11 02:01 PM
FPGA工程师
& V, Y6 f! q% Y! v' |7 l公      司:A famous IC company
9 C- ~+ t- S& ?6 g: r* e工作地点:上海
3 l9 e/ a4 F+ u3 p  B# d
8 m) x8 r1 K! D- C岗位职责:  
, o+ K+ M4 ^' Y3 c1、负责各种FPGA原型平台的搭建、调试与维护  ' U& {% s/ J* k& v
2、根据项目需求,承担各种IP和SOC芯片的FPGA验证  
- z) p9 N6 i6 p6 y3、设计芯片项目的原型平台,协助软件工程师完成底层驱动编写、系统移植等  6 u5 g6 g3 M! q" q. o5 k
& G2 S: P- \+ S, |; R
职位要求:  1 [9 D' M, Z. c, ?4 [* Z, w
1.大学本科及以上学历,电子、通信、计算机或微电子专业;  5 \4 s# }& _+ |! R
2.有扎实的数字电路基础,熟悉Verilog等硬件描述语言的编程;  
) d" l8 ]' L0 ?' E6 `) {3.有一定的嵌入式软件开发和板级硬件电路设计基础;  7 F3 U" z1 `6 c0 N5 {# Y
4.1~2年的FPGA相关工作经验;  ( w. ^# i9 a( d( l, R. M
5.具有较强的学习能力、沟通能力和良好的团队合作精神;  ! n1 c' T' L8 P) V+ O
6.有大型SOC芯片的FPGA平台开发者优先考虑。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2