Chip123 科技應用創新平台

標題: 如何降低RC-Oscillator的jitter [打印本頁]

作者: klim    時間: 2013-5-8 12:42 AM
標題: 如何降低RC-Oscillator的jitter
各位大大您好,, ^" C5 T5 H% @
我設計了一個48MHz RC-Oscillator, 用在full-speed USB,) S. K6 e# ~, H( a5 b
IC有含MCU, LDO, SIE,...電路, IC回來後經測試,
. P. `" f' G% h0 J: o8 a7 i發現jitter稍大, 有點超出USB-IF規範,6 I7 r4 t  o9 ~; m
量測了LDO給予RC-Oscillator的電源ripple, 大約為200mV," E0 v8 C" J) Q% a$ u) s. ?2 U
我不知是電源ripple的影響較大, 還是設計上的較大?- e$ w- i' Y# z+ L1 h
R是用current-source, C為一般NMOS所做成的電容...
作者: nekocat8888    時間: 2013-5-16 09:06 AM
剛好我也有做...不知道是不是同公司的) m9 ?& T) x# k$ m9 i/ Z

8 ~7 h& s6 i  A9 l$ {8 @應該是電源再除理一下就可以..
作者: engineer    時間: 2015-4-9 05:53 AM
可以考慮在power的走線下埋些bypass電容。
作者: w791212w    時間: 2015-4-20 02:43 PM
訊號走線避開或少重疊一些訊號源應該可以改善不少.  G. m5 @/ w( n, j7 R' N3 R1 Z
再來就是本生current-source的穩定度




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2