Chip123 科技應用創新平台

標題: Xilinx Virtex-4/5 有獎(講)問答 [打印本頁]

作者: jiming    時間: 2007-6-14 11:59 AM
標題: Xilinx Virtex-4/5 有獎(講)問答
What unique feature has been build-in Virtex-4/5 platform for memory interface designs? 答對且能有所討論者,賞 +3 以上RDB!
作者: jason_lin    時間: 2007-6-14 05:24 PM
標題: 回復 #1 jiming 的帖子
ChipSync™ Technology
' l! p' m0 ?8 j, d3 J/ L在每個IO都加上此技術,所以讓FPGA性能更強!7 ?. i. T! N) Z  z0 x- P1 U. I
ChipSync就是在IO增加了以下3個功能:
  `+ Y; j5 O5 M9 \1.IO SERDES! x7 I/ S7 h* V9 L
     .Frequency division ( [/ N8 G) o1 X7 X6 s" J2 a
     .Serialize/Deserialize; q% j8 I* x1 {% j) q3 c$ T& x
2.Precision Delay" r- v4 b) l$ w4 {. v6 H# ^
     .Bit/Word Align, DPA* a: ]5 v4 Y$ N6 O6 l+ C
3.IO Clocking. E2 s& x8 T) i/ E1 R+ `8 d, g6 W
     .I/O clocks, r; g3 ], I  k: B' C
     .Regional clocks
# l2 d7 |% w: i5 n) Z; |% K     .Clock-capable I/Os& m+ J7 V) h2 x" L: |1 f& H

$ {& h2 ~) K. \# Z& M- {Key advantages9 ^- B  o( A) R8 d* Z* `: O
     .Easier design/ f. v7 G' V, C9 ~8 s1 H' t6 z% f
     .Higher performance" m: p. H- N) x
     .Resource savings7 f4 h# h6 N; @# y

" u, d7 v# N5 q" A. s0 U參考下列網址:
# {* A3 ?: A# W! O; t0 khttp://china.xilinx.com/products ... lities/selectio.htm+ j6 N% X% }7 l  P3 l

作者: heavy91    時間: 2009-11-18 07:15 AM
賽靈思新款EasyPath-6 FPGA可於六週內針對高效能Virtex-6 FPGA 提供迅速、簡單、零風險的降低成本方案
* c3 V' [2 a& I- m% O# m$ aEasyPath-6 FPGA可在最短時間內提供最低總生產成本之40奈米 FPGA  針對所有FPGA功能提供零風險的完整支援  
0 Y; I& ^9 i% l/ U5 P& |: b3 \2 g- b. }: w5 _& n# Q+ d
全球可編程邏輯解決方案領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ: XLNX))今日宣佈推出EasyPath™-6 FPGA提供業界總成本最低與風險最低的高效能FPGA,且能在六週內就讓FPGA進入量產,成為回覆時間最快的FPGA降低成本解決方案。新版EasyPath FPGA沒有最低訂購量的限制,讓客戶能針對終端市場的需求調整其出貨量,在相同購買量下,成本可比其他FPGA低35%。 " L1 r7 y( r& Q0 w4 w; e( \
  4 h' {7 k; p, W/ g& L8 v/ c
此外,大多數成本降低的方案都會讓設計選項受到限制,迫使顧客選擇次佳的零件或封裝,而EasyPath-6 FPGA最獨特的地方,就是其基礎系列產品是唯一能支援所有元件、所有封裝、所有速度等級、以及所有溫度等級的FPGA降低成本解決方案。這意謂顧客能選擇任何Virtex®-6 LX、LXT、SXT、以及HXT元件來建置其設計,並降低設計成本。   
# Q+ o2 v* \" j* q9 L- G# B  $ f; q0 b9 c; f# G6 {$ t- U1 L
賽靈思產品解決方案暨管理部門副總裁Mustafa Veziroglu表示:「EasyPath-6 FPGA為這些必須快速回應成本壓力,以及混沌不明市場需求的高效能系統設計,提供極具吸引力的價值。EasyPath-6技術建構在通過測試的FPGA架構與矽元件基礎上,可提供具備40奈米技術最低總生產成本的零風險降低成本方案。」
作者: heavy91    時間: 2009-11-18 07:15 AM
EasyPath-6 FPGA與其他模式的差別在於,它既不是ASIC的轉移方案,也不是線路硬型化的FPGA。從Virtex-6轉移至EasyPath-6元件,完全不會增加額外的設計限制,也無須重新作業或重新最佳化FPGA設計,且不必重新配置電路板線路。當設計檔案提供給賽靈思後,就會像與標準FPGA一樣,以相同電子參數來測試矽晶圓,之後再配置客戶設計所需使用的特定資源。開發出的晶粒接下來會在六週內經過組裝、印碼(mark)、以及最終測試以確保其功能與效能。市面上沒有其他降低FPGA成本的解決方案,能在拿到原型元件後如此短的時間內就提供量產元件。
6 n6 y" n+ o8 `) k8 t5 @- J" U  
1 `: E7 X' U2 D利用賽靈思專利測試技術來檢驗單一設計,可提高晶圓良率,並能大幅降低整體成本,而且客戶不需要額外的設計工作或更新驗證。EasyPath-6 FPGA提供全球頂級的瑕疵涵蓋率,比率將近100%,而且客戶在量產階段仍擁有完全的彈性,能在Virtex-6與EasyPath-6 FPGA之間轉換。客戶運用底層元件的可編程功能,就能簡單地處理意外出現的反置(upside)需求或設計變更,輕鬆地出貨Virtex-6 FPGA與EasyPath-6 FPGA。 - J2 P+ e$ z' ]# H0 G2 P( D9 b$ j
  , n/ q8 v' Q. ?& p5 _# [
由於EasyPath-6 FPGA的架構和Virtex-6 FPGA相同,客戶可放心將Virtex-6 FPGA的整組嵌入式資源整合至各種量產型設計,其中包括多重gigabit序列收發器、PCI Express® 端點模塊、三模乙太網路MAC、DSP區塊、以及其他資源。EasyPath-6 FPGA與Virtex-6 FPGA之間的相似性,造就出一個緊密銜接的一對一轉移管道,可提供顧客無可比擬的超低風險路徑。
9 c" k2 ]4 _( [& y  
7 m$ Z' C' i7 |. [. t  A# d價格與供貨時程
# r4 }2 ~5 r( LEasyPath-6 FPGA現已提供客戶進行設計建置,預計在2010年第4季即能進入元件量產。EasyPath-6元件能在六週內提供無最小訂貨量限制的降低成本元件,徹底改變FPGA降低成本的局面。
作者: aiken    時間: 2010-1-20 04:10 AM
Really want to try it..do you know which demo board support it?
作者: chip123    時間: 2010-1-20 12:34 PM
標題: 賽靈思開始出貨供應業界最大與最高效能FPGA產品
Virtex-6 LX760 擴充FPGA邏輯容量較前一代高出兩倍以上$ I( f5 Z$ f! z

6 h5 ?! K9 s% l! p! w+ p! d       全球可編程邏輯解決方案領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ:XLNX))今日宣佈第一批Virtex®-6 LX760系列FPGA元件已經出貨上市。Virtex-6 LX760是目前業界尺寸最大的FPGA元件,擁有即時的設計工具支援,讓那些需要單純大容量邏輯與業界領先I/O效能的顧客,搭配使用最新11.4版的Xilinx ISE®設計套件,立即啟動設計方案。 . K/ Q" a  P7 j9 W7 d
  
) N, ~1 B1 J! A5 C  U        Synopsys公司副總裁暨Synplicity事業群總經理Gary Meyers表示:「Virtex-6 LX760提供的密度比前一代最大的Virtex-5元件還高出2.5倍以上。因此,當我們移轉至下一世代快速原型建造平台時,Virtex-6 LX760自然成為我們的首選。我們很高興能夠成為取得第一批Virtex-6 LX760元件的顧客,讓我們加快開發腳步,並確保我們顧客可儘早獲得最先進的原型建造平台。」
. v! {/ o9 v9 v1 t, k- u3 A
( K1 ?! c: ~& ?" R& i/ P       對於任何需要密集運算效能與高邏輯密度的應用來說,Virtex-6 LX760元件是最理想的選擇。舉例來說,此款全新大容量元件能夠讓工程師使用單一FPGA元件,就能夠模擬前所未有的ASIC設計種類,或為其建造原型。除了高邏輯容量之外,Virtex-6 LX760元件比市面上其他的FPGA元件,提供更高的I/O數,能夠減少工程師在多個FPGA上分割大規模ASIC網表時所遇到的挑戰。同時,最新11.4版的ISE設計套件可降低30%的編譯時間,以啟動大型、複雜且高度使用的Virtex-6設計方案,並能提高生產力,增加工程師一天之內反覆設計的次數。
作者: chip123    時間: 2010-1-20 12:34 PM
賽靈思資深行銷總監Patrick Dorsey表示:「業界最大的FPGA量產出貨,充分展現賽靈思在40奈米製程節點的優勢,能夠以先進製程推出具有先進架構的元件。Virtex每一系列的產品都能夠經由提供更強大的功能和更高的效能,協助我們的客戶更加快速地為市場帶來層出不窮的新應用。」5 ~8 O9 ?# u; g7 T/ E% Q5 L
7 t# ^/ p5 c4 ?# @
       Virtex-6 LX760系列FPGA元件具備領先業界的I/O數與嵌入式記憶體,包含1,200 SelectIO針腳與25,920Kbits的Block RAM,以符合系統分割與數據緩衝的需求。此外,為了滿足具備最高邏輯與嵌入式記憶體需求的各式應用,賽靈思在Virtex-6 LX760高速序列收發器的功能上有所取捨並進行最佳化,以達到更高的I/O數、邏輯與嵌入式記憶體容量。
作者: chip123    時間: 2010-1-20 12:35 PM
關於Virtex-6 FPGA系列
! T1 T5 L, X5 X3 @0 \# x0 T& V. p
Virtex-6系列FPGA採用40奈米製程與第三代Xilinx ASMBL™架構,並具備新一代開發工具與Virtex-5 系列FPGA的完備IP函式庫的支援,確保顧客能提高研發生產力,並順利進行設計轉移。相較於市面上其他40奈米FPGA方案,全新Virtex-6系列FPGA元件可提供高出15%的效能,多降低15%的功耗;其核心運作電壓為1.0v,並提供0.9v的低功耗方案選項。Virtex-6 FPGA 系列元件包含三個特定領域最佳化的FPGA平台,各自提供不同的功能組合,滿足顧客各種不同的應用需求:
9 X; F0 @4 _6 C# x' ~. \
  Z( l5 u7 J& b5 F�        Virtex-6 LXT FPGAs – 針對各種需要高效能邏輯與DSP的應用、以及低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。 ) x0 N+ M- C5 D$ F- p* w2 w
�        Virtex-6 SXT FPGAs –針對各種需要超高效能DSP的應用與低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。
: ?/ d1 ^: y( t9 q1 I% y: Q�        Virtex-6 HXT FPGAs – 針對各種需要最高速序列連結功能、高達64 GTH序列收發器、以及可支援11.2Gbps的通訊應用進行最佳化。
作者: chip123    時間: 2010-1-20 12:36 PM
除了45奈米的Spartan®-6系列FPGA元件外,Virtex-6系列元件亦是賽靈思特定設計平台的矽晶圓基礎,讓工程師在使用ISE設計套件以及第三方合成、模擬與訊號完整性工具、參考設計方案與IP,來開發系統單晶片的過程中,可大幅縮短達到最高系統效能的時間,並能夠維持低功耗。另外,可同時支援Spartan®-6與Virtex®-6的開發套件目前也已上市。
" v' O6 ^1 w% A/ p" s" ~: s: H4 }' L- Q! W
售價與出貨時程
, ]- }# j4 a& V, d
' F  w/ J6 O6 U       第一批Virtex-6 LX760元件樣本目前已經出貨。顧客可至賽靈思網站免費下載最新ISE設計套件11.4版的評估版,立即啟動設計方案,相關訊息,請瀏覽網站:http://www.xilinx.com/ise_eval/index.htm.。顧客亦可透過賽靈思業務人員與代理商,獲得更詳細的Virtex-6系列FPGA元件的價格資訊。Xilinx EasyPath™-6 FPGA從高效能FPGA元件到準備進入量產階段只須六個星期的時間,提供顧客業界最低的總成本,並協助其將風險降至最低,更是所有降低FPGA成本解決方案當中,完成周期時間最快速的一款產品。
作者: tk02376    時間: 2010-4-27 07:17 AM
Avnet Virtex-6 FPGA DSP 開發工具套件 以業界最常用的DSP設計流程啟動DSP設計
0 u8 }& P- `9 a8 H" U9 @設計人員可以對各種結果的效能進行比較,再為其產品選定最佳的設計流程 9 C5 T6 A: u$ s: h; Q+ q4 J
% x  Z: C/ p8 _
台灣 – 2010年4月26日 - 安富利公司(NYSE: AVT)旗下的營運機構安富利電子元件宣佈推出Xilinx® Virtex®-6 FPGA DSP開發工具套件。這套件是為DSP設計而打造,是Xilinx目標設計平台(Xilinx Targeted Design Platform) 的一部分。它包括可以下載的元件定製版ISE® Design Suite: System Edition 11.4,已開始接受訂購,價格為2995美元,開發人員可以使用它快速啟動設計專案。
7 s% G7 R6 H* ^3 q4 Y% W
6 I: P2 K: U% Z無線、航空航天和國防、儀器和醫療影像設備以及其他計算密集型設備都必須具備極高的數位訊號處理能力,以及支援高效能系統的強大功能。這種對效能的高要求,加上必須適應各種不斷制定出來或改變的標準,設計面臨的挑戰就更大。FPGA是解決這些問題的理想解決方案,它的單晶片TeraMAC/s效能和可重複編程的設計能力,讓產品可以在不斷變化的市場中脫穎而出。
作者: tk02376    時間: 2010-4-27 07:18 AM
為應付這種挑戰,安富利與賽靈思公司合作開發,推出了第一個DSP開發工具套件,將Virtex-6 FPGA 、可擴充的開發板、DSP IP、全套文檔、電纜、特定的參考設計、以及進行設計評估、修改和擴展所需的DSP開發工具全部包含在內。DSP設計人員首次能將RTL的優點與使用C/C++等程式設計語言和MATLAB® / Simulink®軟體的高層次設計流程相比較,以為其產品選擇最佳的設計流程。Virtex-6 FPGA DSP開發工具套件可以提升高達10倍的生產力,讓設計人員更容易著手以FPGA進行DSP設計。此套件將多種元素組合成一個全套的解決方案,使用戶在整個設計過程中都可以專注於其設計本身的獨特價值上。
/ v+ ?. K# Z* [! S% g/ J) k# \8 v% q3 k& h  s& Q
安富利電子元件全球技術行銷副總裁Jim Beneke表示:「Virtex-6 FPGA DSP套件是安富利首次針對特定領域推出的設計平台。此開發套件幫助客戶迅速掌握多種工具流程和設計技術,利用Virtex-6系列FPGA來進行以DSP為主的設計專案。」! V" I& g$ ^: g' T2 S; M1 R
0 R8 n" x! M9 L6 w: [
此套件的關鍵元件之一是已預先配置並完全驗證的Virtex-6 DSP參考設計。這個設計可以說明如何利用Virtex-6元件的訊號處理功能進行DSP設計的技術和設計流程。先進的數位上變頻(DUC)/數位下變頻(DDC) 參考設計向客戶展示了如何使用一些先進技術,如時鐘超取樣 (clock over sampling)、分時多工 (Time Division Multiplexing) 和利用高效能DSP48 slices來優化訊號處理效能和資源的使用等。
作者: tk02376    時間: 2010-4-27 07:18 AM
採用The MathWorksTM公司Simulink 和MATLAB的設計流程可讓演算法開發人員使用熟悉的建模環境 (modeling environment) 來進行DSP硬體設計,而無需學習RTL。此套件也為有經驗的RTL設計人員提供了打造高效能DSP硬體的設計技術,讓他們可以利用ISE Design Suite 和LogicCoreTM DSP IP,也提供與高層次演算法模組進行功能正確性比對的驗證方法。1 q7 Q; o0 |2 ?1 z  i# U* o

3 s, _) E8 i# _( R以下是Virtex-6 DSP 目標參考設計的一些關鍵指標: 4 e- w7 [: O' @4 w' {
/ N6 h2 d$ Y4 D( }# l& R( W, R
*       RTL 和 Simulink設計原始檔案! P3 W2 T/ n1 V& I7 Z7 M
*       頂級系統整合RTL原始檔案6 F( E9 s( i, R; c5 F2 K
*       模擬環境5 a! [8 a% k7 \5 i0 t6 ?/ r7 N
*       測試平台. n! E9 b8 I4 T) e
*       執行環境# W$ I, }+ m) t# }2 }3 K
*       提供設計綜合所需的所有步驟和參數
+ A1 V, e/ r+ H*       映射 (MAP), 佈局佈線和時序收斂 (timing closure); g* v% Z* U( S- D- K$ a5 L9 b
*       目標參考設計 (Targeted Reference Design) 指南,包括設計修改和整合的推薦流程  a2 H6 J* z9 S7 {5 Q- P
' U& ?$ x7 _- B7 D8 r/ ~9 Z! o7 W
賽靈思公司平台解決方案和服務行銷資深總監Tim Erjavec 表示:「Virtex-6 DSP開發工具套件讓客戶利用很多現成經驗和設計流程立即著手設計,大幅提高他們使用Virtex-6 FPGA技術的生產力。套件中包括的DSP參考設計提供了一種方便易用、可重複使用的設計基礎架構,能加速客戶的應用開發,是賽靈思與安富利這樣的業界領先夥伴合作,快速部署目標設計平台的極佳實例。」
作者: mister_liu    時間: 2011-10-27 09:21 AM
標題: 賽靈思推出全球最高容量FPGA兩倍電晶體數量創業界新紀錄
Virtex-7 2000T FPGA 突破摩爾定律,採用2.5D IC堆疊式矽晶互連技術整合68億個電晶體,容量是他牌元件的2倍
8 |) b% O; J# R6 M[attach]14346[/attach]( Z) B9 {0 z+ Z3 c# z; r: t/ X
圖說:賽靈思全球品質控管和新產品導入資深副總裁暨亞太區執行總裁湯立人(左)介紹新產品Virtex-7 2000T FPGA,產品市場行銷總監Brent Przybus(中)與亞太區銷售暨行銷部門總監張宇清(右)。) / B/ Z$ o4 Q( Z+ b: C, [2 f

5 U  S. Y+ Q8 U' c( i& X0 c全球可編程平台領導廠商美商賽靈思 (Xilinx, Inc.(NASDAQ:XLNX) 今(26)日宣佈,首批全球最高容量的Virtex®-7 2000T現場可編程邏輯閘陣列 (FPGA) 已開始出貨;這款全球最高容量的可編程邏輯元件內含68億個電晶體,提供高達200萬個邏輯單元,等同於2,000萬個ASIC邏輯閘,讓客戶更容易進行系統整合、取代ASIC和著手ASIC原型開發與模擬工作。4 [# _& e* g9 Y2 c3 X) U- c- @

0 o4 Z( f1 O- \( YVirtex®-7 2000T是首款2.5D IC堆疊技術的應用,其中藉由賽靈思的堆疊式矽晶互連技術提供全球最高的容量,是其他同類型元件容量的兩倍,並大幅超越摩爾定律對單顆28奈米FPGA邏輯容量的限制。若採用賽靈思的Virtex-7 2000T FPGA取代大容量ASIC元件,客戶可以相約的成本,但只需三分之一的時間成功設計各種整合式系統,可有效增加系統頻寬和透過減少I/O互連來降低功耗,並加快先進的ASIC系統之原型開發與模擬作業。
作者: mister_liu    時間: 2011-10-27 09:21 AM
賽靈思公司可編程平台開發事業部資深副總裁Victor Peng表示:「Virtex-7 2000T FPGA無論對賽靈思的創新歷程和產業合作經驗,都是一項重大的里程碑。這款新產品對我們客戶極重要,若沒有堆疊式矽晶互連技術,即使FPGA跨入下個世代,也可能無法擁有這麼高的容量。此項技術可立刻在既有的各項設計中加入全新功能,而不需要ASIC元件;可將三顆或五顆FPGA整合成單一的FPGA 而減低成本;或者可以使用我們最大型的FPGA ,比一般世代交接所需的時程至少早一年時間投入原型開發和設計系統模擬器。」
& M% L5 d% y6 d9 ~7 X: g( f6 @2 ]6 ]5 u
以往同一FPGA系列中最高容量的元件都是最後才出貨給客戶的產品,原因是新的半導體製程必須要經過一段時間才能投產,每片晶圓也必須達到合格的良率,才能讓具備最高容量的元件達到符合經濟效益的生產狀態。賽靈思的堆疊式矽晶互連技術可將四顆獨立的FPGA晶粒在被動式矽中介層互連,打造全球最完美的高容量單顆可編程邏輯元件。& X; g( w: Y6 X

9 s. e! A' e) H$ k3 m9 x1 M安謀國際科技公司設計技術與自動化部門副總裁John Goodenough表示:「我們ARM®很榮幸能與賽靈思合作,將這款領先同級產品的Virtex-7 2000T元件建置在ARM的驗證基礎架構中。這款全新的元件提供了彈性且鎖定特定目標的模擬架構,大幅提升容量,讓我們能更容易為下一代的處理器進行完整的系統驗證。」. Q9 Z7 T2 m, h! P  ]
% U! x; \- m- }0 h9 I3 W
Virtex-7 2000T 元件提供整合平台,協助設備製造商降低功耗、提高性能與容量。藉由去除電路板上不同IC的I/O介面,有效地降低系統的整體功耗。另外,由於電路板上使用較少的IC元件,客戶還能降低材料清單、測試及開發週期的成本。由於晶粒並列在被動式矽中介層中,因此這項技術能克服多個晶粒層層堆疊所衍生的功耗與可靠度問題。中介層中內的每顆晶粒之間有超過一萬個高速互連點,提供眾多應用所需的高效能整合度。
作者: mister_liu    時間: 2011-10-27 09:21 AM
Virtex-7 2000T FPGA為客戶提供以往只有高容量ASIC元件才有的容量、性能及功耗,更具備了各種可重新編程的優點。在越來越多系統和市場中,ASIC的發展受到經濟因素的不利影響,然而Virtex-7 2000T提供一個可擴充的獨特替代方案,降低了因重新設計帶來的風險,並省下28奈米客制化IC動輒超過5,000萬美元的NRE成本。
$ h, r8 B  L7 n
! B1 F% k/ W, \$ ?0 q賽靈思所有28奈米元件包括 Artix™-7、Kintex™-7、Virtex®-7 FPGA及Zynq™-7000 EPP ,均採用統一架構支援設計工作,讓客戶能在不同系列元件上重複使用既有的IP。這些元件均採用台積電28奈米HPL(低功耗的高介電金屬閘極)製程技術,讓FPGA的靜態功耗比其他同類元件少50%。隨著元件容量持續攀升,具備低靜態功耗的FPGA越顯重要,採用28奈米HPL的Virtex-7 2000T元件,遠比其他採用多顆FPGA的方案耗用較少的功耗。& @! V6 _* P  s, I/ U) h; @8 L5 Q
: I& ~5 R; ^2 j( f0 m3 c  i* r
更多詳情
8 h/ a* _! r: n$ hVirtex-7 V2000T FPGA初期工程樣品已開始供貨。客戶現在可善用7系列FPGA在價格、性能和低功耗方面的優勢,著手進行設計工作。欲知更多詳細資訊,請至http://www.xilinx.com/virtex7參看首款Virtex-7 2000T元件展示說明,這款元件透過少量電力即可使用晶片內部70%以上的資源,用電量遠低於其他運用多顆FPGA建置的設計。
作者: mister_liu    時間: 2011-10-27 09:23 AM
標題: Xilinx Virtex-7 2000T FPGA與堆疊式矽晶互連技術 常見問題集
1. 賽靈思今天宣佈甚麼產品?( B( |" o2 D( a& |  t9 U* p
賽靈思公司宣佈首批全球最高容量的Virtex®-7 2000T現場可編程邏輯閘陣列 (FPGA) 已開始出貨;這款全球最高容量的可編程邏輯元件內含68億個電晶體,提供高達200萬個邏輯單元,等同於2,000萬個ASIC邏輯閘。Virtex®-7 2000T也是採用賽靈思獨特堆疊式矽晶互連(SSI)技術的首款出貨產品。 1 h$ `, U8 G6 Y- R8 B0 l

9 s; `' w+ J3 T/ t: y0 u7 b  D* `5 ^2. 這次的產品對賽靈思的客戶有什麼重要性?- E) m4 Q) I" t0 p, v) j" n
Virtex-7 2000T FPGA的容量不僅是其他同類型元件的兩倍之多,更可提供更好的系統整合度、ASIC原型開發及取代ASIC元件的功能;這是一般採用28奈米製程的單一元件無法達成的。此外,賽靈思推出最大型28奈米FPGA元件的時程,遠遠超越一般單顆元件可達到同等容量的時程。
1 m1 S9 p( C! S) e' [
2 g  p: E! t9 V/ G! q( K9 }* e9 M3. 為什麼ASIC原型開發與模擬是Vitex-7 2000T元件的主要市場?
; J; z. R9 W2 X* T, [9 p& f/ o客戶期望能盡早取得最高容量的FPGA來進行ASIC原型開發與模擬工作,原因是軟體開發往往是複雜的系統開發流程中最耗時的一個環節。如果要等ASIC開發工作完成後才開發軟體,這會將整個系統開發的時間延後長達兩年。透過Virtex-7 2000T原型開發與模擬平台,開發人員即可在ASIC開發完成之前,提早進行SoC的軟體開發工作。
: {4 D8 S- ?& `" O) V, [4 [2 F% S0 _) n& U! s( D) P6 q: q
4. Virtex-7 2000T元件如何協助系統整合廠商達成目標?
1 d2 w5 ?  u+ I6 O/ g" x$ Q& I* n- a' f設備製造商面臨的挑戰是在提升下一代系統和性能和功能的同時,還必須降低功耗。其中一個可以達成這項目標方法是透過系統整合,去除電路板上不同IC之間的I/O介面來降低功耗。這是因為功耗會隨著I/O介面的數量增加,而且與I/O數量及讓I/O的性能成正比關係,因此效能越高的設計就表示系統中IC的數量越多,功耗也會越高。此外,使用的IC數量越多,各元件之間分割獨立設計時所面臨的挑戰也越嚴苛,因而會延長研發週期,提高測試成本。而採用Virtex-7 2000T元件則可以避免這些問題。 3 I& f7 K% v& ]* G: u( Q* N

& N) `! p/ I7 C& W& w6 O由於不必透過I/O(平行或序列)來驅動晶片外部元件、也無需透過電路板上的線路連結鄰近的FPGA;以往通訊、醫療、測試與量測、航太、以及高效能運算等領域的研發業者在系統中必須使用多個FPGA,因此他們都因為現在FPGA晶粒之間的互連能夠做到高頻寬、低延遲率和省電而感到振奮。
作者: mister_liu    時間: 2011-10-27 09:23 AM
5. Virtex-7 2000T如何能取代ASIC?
6 b  q5 w# n3 \  |  k5 v在28奈米製程技術節點中,ASIC或ASSP的非經常性工程(NRE)費用動輒超過5,000萬美元,而且ASIC設計需要修改的可能性也增加大約五成。這情形會導致能夠支援穩定且高量產市場的ASIC與ASSP數量越來越少。 此外,廠商之間的競爭,加上產品在市場的生命週期縮短,對ASIC的發展更是嚴苛的挑戰。在這些狀況下,取代ASIC的Virtex-7 2000T更能符合系統性能與功能的需求。
, Q; H" ^7 H: N) M3 }) P" u# F
, o6 c% N3 s; G# W6. 賽靈思對「超越摩爾定律」的定義是什麼?  Q1 H$ d! K8 ?% Z
到目前為止,FPGA 的所有製程節點都遵循摩爾定律的發展,邏輯容量提高一倍,則成本降低一半。遺憾的是,僅僅依靠摩爾定律的發展速度,已不能滿足市場在可控功耗範圍內對於更多資源以及晶圓製造良率的無止境需求。賽靈思透過堆疊式矽晶互連技術,提供一款可有效克服上述難題的可編程邏輯解決方案。5 C; i. ?4 o8 H9 q
/ J1 d+ a1 S- g9 M; O* q- U
7. 客戶為何不能連結兩顆或多顆FPGA來建置大型設計?
7 c( r4 |9 v0 I! d! M, S0 x  S這種方法有三個缺點:有限的I/O數量不足以應付複雜的網路訊號之連結,在採用分割式設計的系統中,這些訊號必須通過各個FPGA,並要將FPGA與其他元件連結; 通過FPGA的訊號一旦延遲,就會影響性能;採用標準元件I/O在多個FPGA之間建立邏輯連結,則會增加不必要耗電。 8 p6 u- y* I/ e1 I4 @3 w2 y

% [4 N2 F9 J  H; g& W0 s8. 在使用堆疊式矽晶互連技術時,是否有任何特別的散熱管理考量? ) S  z7 k) G/ C  v, Z! B
沒有。由於採用被動式中介層,因此除了會耗電的FPGA晶粒外,其他部分並不會產生任何熱能。因此,如果生產的是大型的單顆元件,採用堆疊式矽晶互連技術的FPGA元件與單一晶粒所需的散熱需求不相上下。  " y: Y) \% g' T# o

$ a/ Y8 u' V" H9. Virtex-7 2000T需要多少功耗? 2 [8 J, Q0 u9 @4 e+ S0 F( R
元件運作時所需功耗僅 「幾十瓦」,不需要任何「特殊」的散熱方法。
作者: mister_liu    時間: 2011-10-27 09:23 AM
10. 堆疊式矽晶互連技術可靠嗎? 9 p7 `# p8 v; [% X/ m+ s
很可靠。一般而言,堆疊式矽晶互連封裝架構的內部應力會低於相同大小晶片覆晶球狀閘陣列(FC BGA)封裝,因為細薄的矽晶中介層能有效消除內部累積的應力。因此,可藉由減少封裝內部最大塑性張力來提升熱磨機械性能。 - i# ]3 |% V8 \( v

, _  V" q% j3 F9 G+ H1 Q11. 今天宣布推出的2.5D IC產品,是否代表賽靈思不支援3D堆疊技術? . z) h) ?9 m: |# }0 e" S
不是的。賽靈思相信不含中介層的3D IC堆疊技術確實可行,但這項技術必須再花一些時間才能成為產界標準。" o* c' L3 X4 x( P1 Q9 m
. M) p& V: X6 W( v
12. 針對採用堆疊式矽晶互連技術的元件,賽靈思將提供哪些設計指南?
. F$ g4 B, J/ H賽靈思的ISE® Design Suite 設計套件將可提供許多全新與更新的功能,協助客戶使用堆疊式矽晶互連技術FPGA元件進行設計。其中有多項設計規則檢查標準(DRC)與軟體訊息,可引導使用者進行FPGA晶粒之間的邏輯配置與規劃。此外,賽靈思並在PlanAhead 與FPGA Editor中強化了堆疊式矽晶互連技術FPGA的圖像顯示效果,協助使用者進行包括平面規劃、分析、以及除錯等互動式設計。 1 K- T% K- g( t# b, N5 [
9 x9 X( G& z% V2 _- K4 _) q
13. 客戶需要為設計分區嗎?或者軟體有自動分區功能? ( S( B* u8 e, U7 Z5 ?2 b$ ?; W
軟體會自動把整個設計分配給FPGA晶粒,使用者不需自行分區。若有必要,使用者也可在特定FPGA晶粒內自行配置邏輯資源。若沒有任何限制,軟體工具內含許多演算法,會根據晶粒內與跨晶粒的連結與時序等因素,妥善配置FPGA晶粒內的相關邏輯資源。
, @) E7 O9 {* S3 q; T; E/ v
! M1 n: X5 r! ~14. 賽靈思的7系列有哪些產品?
. d8 i0 g+ P! {  V% O. h2010年6月所發表的新款28奈米Artix™-7、Kintex™-7、以及Virtex-7 系列,延伸了賽靈思的特定設計平台策略,在功耗、性能/容量比、以及價格/性能比等方面皆有重大突破與創新。7系列FPGA採用統一架構,運用台積電28奈米HPL製程技術,針對低功耗與高性能進行最佳化。此獨特技術可降低五成功耗、提高兩倍的價格/性能比與系統性能、更是全球首款200萬邏輯單元FPGA(容量是前一代元件的2.5倍)。因此,研發業者可輕易擴充,運用適合的28奈米系列元件達到理想的系統性能、容量與成本,並將功耗維持在預期範圍內。  + b; [- g& C' b/ W! G  i8 D' p- b; [

! }# g) P' m& Q( V15.  28奈米元件何時開始供貨?1 `. c5 U4 f7 x6 j. S6 f9 C
首批產品Kintex-7 元件系列已於 2011 年3月開始供貨。賽靈思是第一家推出28奈米元件的可編程平台廠商。
作者: mister_liu    時間: 2011-10-27 09:25 AM
標題: 賽靈思推出全球最高容量FPGA 採用堆疊式矽晶互連技術挹注強大效能
賽靈思參考資料(內容擷取於Xcell 雜誌第 77期)
; ~, o( r+ b$ g4 S, U0 B' t作者:Mike Santarini& O1 T3 h$ X. Y) q  b9 _

6 f' w: ]  ^9 E7 e, V( x6 {賽靈思全球最高容量FPGA元件Virtex®-7 2000T已陸續開始出貨。Virtex®-7 2000T內含 68 億個電晶體和1,954,560個邏輯單元,其容量相當於市場其他同類型最大的28奈米FPGA元件的兩倍。這是賽靈思採用台積電28奈米HPL製程技術以來推出的第三款FPGA產品;更值得注意的是,這也是全球第一款採用堆疊式矽晶互連 (SSI) 技術的商用產品。賽靈思以此技術致力於投入3D IC製程(參見 Xcell 雜誌第 74 期的封面故事)。! w* d1 e3 V5 M0 B0 e8 V- L5 Q
. L0 s. C& L- G; \( V3 c
賽靈思可編程平台開發事業部資深副總裁Victor Peng表示:「Virtex-7 2000T FPGA是賽靈思在創新研發與產業合作歷史上的一項重大里程碑。如果沒有堆疊式矽晶互連 (SSI) 技術,即使下一個世代的製程技術,可能都無法在單顆FPGA元件中達到如此大容量的電晶體。此項技術成功的將28奈米元件出貨時程提前了一年,這對從事ASIC 和 ASSP 模擬和原型設計的業者而言尤其重要。」
1 S! j5 x4 `$ g& a8 w, c7 w; G0 I
一直以來,FPGA廠商都在其新架構上採用最新的晶片製程技術,以期充分發揮摩爾定律的效應。這種做法可使電晶體的數量每22個月就能隨著最新晶片製程技術翻一倍。過去 20 年,FPGA廠商一直遵循摩爾定律的發展,不斷推出新的FPGA,將元件的容量以倍數提升。" w0 y$ K7 h  b' ?; u0 |
3 V0 x- h6 K" `8 R8 {
然而,賽靈思針對Virtex-7 2000T和 其他幾個Virtex-7系列產品打造了SSI技術。該技術透過平行排列(side-by-side)的方式在被動式矽中介層(passive silicon interposer)上連接好幾個矽切片(active dice)。該切片會用與PCB上不同的IC通過金屬互連的方式,再經由通過該中介層的金屬互接進行連接。賽靈思透過這種做法,讓元件的發展速度超過摩爾定律。Virtex-7 2000T FPGA的尺寸是市場上其他業者提供最大型28奈米元件的兩倍,也比賽靈思最大型的Virtex-6 FPGA元件大2.5倍。賽靈思Virtex-7 FPGA產品經理Panch Chandrasekaran指出,雖然2000T由4個切片組成,但此全新架構的最大優點是仍保持著傳統FPGA的使用模式,設計人員可運用賽靈思工具流程和方法將該元件作為一個極大型的FPGA元件進行編程。
作者: mister_liu    時間: 2011-10-27 09:25 AM
Virtex-7 2000T除了擁有1,954,560個邏輯單元外,還包括內含305,400個CLB切片的可配置邏輯區塊 (CLB) 、分散式RAM容量高達21,550 Kb。它共有2,160個DSP slice、46,512個BRAM、24個時脈管理模組、4個PCIe®模組、36個GTX收發器(每個性能可達12.5 Gbps)、24 個 I/O bank,以及共有1,200個用戶I/O。 ! l5 Y2 ?6 z( ?$ J7 p
5 R# J- f5 {6 i9 K# |- k6 F* A& V
賽靈思推出Virtex-7 2000T是其一項重大成就,也象徵著賽靈思在半導體產業中邁向3D IC時代的一大進展。Chandrasekaran表示,這項產品的重大意義是,它開啟了用戶創新之門,並為需要最大容量元件的客戶帶來了全新的設計功能。他說:「這項傑出的技術可讓眾多客戶受益;無論是希望加速產品開發,為軟體開發人員提供晶片模擬功能,或者期望將多個晶片整合到單顆元件中,以及那些在設計專案中不能採用 ASIC 的客戶,都是最大受益者。透過SSI技術,賽靈思現在就能為設計人員提供下一代製程技術才能實現的超大容量FPGA元件。」
; U" Y! s9 e" I# P! P1 R- ]
: N* p3 ]. ~$ SASIC 和 IP 模擬與原型設計7 r5 I% E1 t: u/ |/ K
Gary Smith EDA的設計工具分析師兼ASIC製程專家Gary Smith指出:「目前高階的ASIC或ASSP設計平均包含4.2億個邏輯閘。我聽說過的最大型產品有11億邏輯閘。」由於邏輯閘的數量很多,不管是商用模擬系統,還是自己動手設計的ASIC原型設計電路板,九成以上的ASIC設計團隊都要採用某種形式的硬體輔助驗證系統。
$ |. Q" L9 D, j4 U: m
) ~* I4 E! K9 V) K" O過去,FPGA供應商往往都將商用類比模擬系統廠商或是自己進行原型設計的團隊視為最大型FPGA產品的第一線客戶。商用模擬系統供應商希望盡可能提高FPGA元件的容量。Chandrasekaran 指出:「由於Virtex-7 2000T可以提供超越摩爾定律的容量,因此可讓有這些需求的用戶獲益匪淺。有了Virtex-7 2000T,現在就可以向客戶推出下一代產品才有的大容量模擬系統,最終更可以大大縮短開發時程,並能更快推出更多新的、更具創意的產品到市場上。」
作者: mister_liu    時間: 2011-10-27 09:25 AM
這些商用類比模擬系統大多數都有兩個或兩個以上電路板,甚至要用到多顆FPGA,這都取決於ASIC、IP,甚至是客戶要求的模擬系統大小。同時,模擬系統的客戶可用其加速驗證,確保設計的功能正常,而且可以為軟體團隊提供設計專案的硬體版本,讓軟體團隊在晶圓代工廠提供實體的 ASIC晶片時,就可以盡快著手開發工作,完成基本軟體設計。這有助於加快產品上市進程。
3 @2 h7 [* _% {- p' Z% b% b8 O1 u% o: s9 {3 `$ o
就商用模擬系統的典型使用模式而言,使用者首先設計ASIC或IP,並用傳統的EDA驗證軟體來驗證其功能。完成這步驟後,就能在商用模擬器中為設計建置暫存器轉移層次(RTL) 版本,以便進一步為設計進行驗證。每個模擬器廠商通常會提供自家的軟體,並配合賽靈思的設計軟體一起執行RTL的合成,以及將ASIC設計分區到不同的區塊,讓這些區塊在模擬器中的各個FPGA上得以最佳分配。模擬系統廠商提供的軟體可連接到執行各種EDA驗證工具的工作站或PC上,並在模擬器上同時進行設計測試。! T, f* e( L# a) k) n

7 G7 g% Y+ d" @+ o模擬解決方案廠商也提供了低成本的模擬器選擇,有時被稱為模擬器的「複本」或者統稱為「原型設計系統」。這些低成本的選擇只能模擬ASIC的功能。廠商為軟體團隊提供這些系統,目的是要快速投入開發在設計中執行的驅動程式、韌體和應用程式。
7 U6 d$ [6 C: _, p5 v
# m3 f! ~9 x9 V& m7 x* |Chandrasekaran表示,更大型的FPGA能讓模擬解決方案的廠商推出更高容量的模擬系統,也能用較少的FPGA建置中低容量的系統,進而提升設計在該系統中執行時的整體時脈速度,並可同時降低功耗和材料清單成本。Chandrasekaran 說:「Virtex-7 2000T的容量非常大,足以讓廠商能夠在單顆FPGA晶片上建置模擬器。由於設計執行時所用的晶片數量減少,甚至可以只用一顆晶片,因此系統的整體性能也會變快。」
作者: mister_liu    時間: 2011-10-27 09:26 AM
如果設計團隊用不起目前市場上動輒超過百萬美元的商用模擬系統,Virtex-7 2000T為不錯的選擇。Chandrasekaran指出:「許多設計團隊建置自家特製的開發板來設計ASIC的原型或模擬,甚是整個系統的功能,希望可以快速著手開發軟體。即便用模擬系統來開發自家 IC 的設計人員,也能為軟體團隊提供自家設計的FPGA選項。」/ O' E7 V6 }& {

- _6 E; i, R# E* K7 rChandrasekaran 表示,Virtex-7 2000T元件對 IP 廠商也同樣有其吸引力。IP 廠商不僅能用 FPGA 來開發新的IP模組,還能用這個元件向潛在客戶展示 IP核心的功能。
1 \  w7 j* y0 P% P, R6 X; z
1 t4 `4 C* {; D4 n/ x& ?系統架構整合與節能5 O: t0 V4 K3 _7 E% E
除了有利於 ASIC 和 IP 模擬與原型設計外,全新的 Virtex-7 2000T 對希望降低系統功耗、提升性能的系統設計師也極具吸引力。. P" F7 g7 b* I8 e5 r7 p. d0 N

/ b3 c" ?9 x; ]Chandrasekaran 指出:「市場上採用多個FPGA的終端產品非常多。有了Virtex-7 2000T,就能在單顆FPGA上整合多顆FPGA功能。系統整合可提升性能,因為這些功能都集中在一顆晶片上,系統整合後,避免了開發板上不同IC間I/O介面的問題,進而降低功耗。I/O介面的數量和功耗成正比關係,也就是說,I/O介面的數量越多,功耗就越大。因此,設計性能越高、系統中 IC 數量越多,功耗也就越大。」
/ m' |- D! z+ _* s
4 a2 G! Z6 q& `" K8 D另外,系統功能在多顆 IC之間的分區也是一項複雜工作,可能會延長設計週期,增加測試成本。多個元件整合到系統中可減少分區的問題,同時還能降低驗證和測試的相關成本。Chandrasekaran 指出:「由於Virtex-7 2000T的容量是競爭者FPGA產品的兩倍以上,因此可讓客戶進一步提高整合度,並可做到比多晶片解決方案減少約四倍的功耗。客戶也會因為突破I/O的瓶頸並增加系統性能,同時也可藉由去除不必要的設計分區來降低系統的複雜性。系統設計師也可以節省大量的電路板空間,因而可添加其他功能,或者能夠縮小產品的尺寸。」
作者: mister_liu    時間: 2011-10-27 09:26 AM
與其他7系列元件一樣,賽靈思的Virtex-7 2000T也採用台積電針對 FPGA 設計的 28 奈米高效能低功耗 (HPL) 製程技術(參見 Xcell 雜誌第76 期封面故事)。Chandrasekaran 表示,由於賽靈思Virtex-7 2000T採用HPL製程技術,因此其電晶體的漏電量遠低於其他採用 28 奈米高效能(HP)製程技術的同類競爭元件。這意味著Virtex-7 2000T與其他容量只有一半的競爭者相比,擁有一樣的低功耗。 0 j1 `  W8 y2 F( l; u: o
$ E8 i* S+ p2 ~' ^% G
ASIC的替代產品7 D! U8 [, w2 M: A; m
最後同樣重要的是,越來越多設計團隊無法證實:用28奈米製程節點開發ASIC或ASSP 的相關成本和風險是否合理?在這種情況下,Virtex-7 2000T對他們也同樣有很大的助益。隨著晶片製程技持續演進,設計和製造成本也不斷飆升。28奈米的ASIC或ASSP的委託設計(NRE)成本超過5,000萬美元,而且ASIC設計需要修改的可能性也增加大約五成。設計過程中一旦因為疏忽發生錯誤,就會嚴重影響產品的獲利,多次錯誤就可能導致設計取消,錯失市場契機,甚至讓公司倒閉。
2 l, H& F# R, ?( K" Y
( y( K- U; D% m/ b  A1 FVirtex-7 2000T 可取代1,000萬到2,000萬邏輯閘的ASIC,而且沒有ASIC相關的NRE成本問題。Chandrasekaran表示:「設計人員現在可以集中精力投入設計,不必擔心會犯下導致大幅修改光罩設計的小錯誤。最重要的是,Virtex-7 2000T具有可編程的特性,如果設計人員犯了錯誤,他們只要為元件重新編程即可解決問題。」
& e# V2 S; m/ C1 _9 g4 B
2 W2 y) J/ C" n不變的設計方法
% S$ j% }. j6 T7 w5 p' }" u雖然Virtex-7 2000T是一個超大容量的元件,但對於元件的編程方法卻沒有大幅改變。Chandrasekaran 表示:「過去幾年來,賽靈思充分考量到超大容量設計的需求,因而一直為設計工具進行最佳化調整。現在客戶可以針對功耗和性能有效地進行分區、佈線規劃和針對功耗和性能進行最佳化。」他解釋,多數大型FPGA元件通常都需要設計人員執行一些分區作業,並將時序關鍵功能盡可能置於鄰近位置。設計團隊如果在Virtex-7 2000T中建置大型設計,賽靈思提供的工具可協助他們為設計進行佈線規劃,並進行設計分區,終而達到最佳時序和性能。9 E2 F8 ~, @. k, ]$ Z

! m  z$ u: O! u6 U$ u% u. F# F; h最新版本的賽靈思設計工具可支援Virtex-7 2000T元件。Chandrasekaran表示:「用戶現在可馬上運用Virtex-7 2000T進行設計。」在未來的一年,賽靈思計畫發佈其他Virtex-7 FPGA和採用SSI的各種應用配置。
作者: globe0968    時間: 2011-10-28 04:33 PM
賽靈思持續快速推出7系列FPGA產品 贏得超過200項設計案訂單 全球出貨元件數量達數千顆
. L+ F$ z( ~, b! _, I賽靈思推出高階Virtex-7 FPGA 加速業界最高頻寬系統之開發 以Kintex-7 FPGA滿足嚴苛的成本/功耗比需求
7 c% T* U* {7 F
$ F, g" ^$ n' v+ a4 Q9 S全球可編程平台領導廠商美商賽靈思 (Xilinx, Inc.; NASDAQ: XLNX)今日宣布公司達成一項重要的業界里程碑,其最新的7系列FPGA(現場可編程邏輯閘陣列)元件自今年3月推出以來,在短短6個月內則贏得超過200項設計導入(design win)。賽靈思的Virtex®-7與Kintex™-7 FPGA至今全球出貨量已達數千顆,協助客戶廣泛地開發多元應用,包括從高性能國防雷達系統、新一代200G有線通訊橋接器,以至超高解析度醫療影像設備和尖端的測試與量測設備。
  S+ C5 y- M# I, ~- |, }7 A$ h" `6 K( @
賽靈思巧妙地結合依市場需求量身打造的元件與統一的28奈米架構,因能創下可編程邏輯元件(PLD)產業中最快速的產品推出速度。除了用有史以來最短的時間內為顧客提供28奈米技術外,賽靈思的7系列FPGA更能滿足市場普遍對低功耗的要求,並透過邏輯、數位訊號處理器(DSP)、高速序列通道等最佳的組合達到最高性能。
作者: globe0968    時間: 2011-10-28 04:33 PM
市調機構iSuppli首席分析師Jordan Selburn表示:「PLD產業的成長速度將持續超越半導體市場,主因是過去採用ASIC應用的客戶對PLD的需求增加。在跨入每個新的製程節點時,PLD都能在更廣泛領域的終端應用中符合更多設計案的需求。2011年3月,賽靈思超越了大多數ASIC與ASSP的競爭對手,率先推出28奈米產品,而PLD供應商趁著這波持續加溫的趨勢獲得可觀的利益。同時,這個產業的成長速度也預計會繼續超越半導體產業的整體發展。」
& j( v& x+ _$ A
7 O& ]5 W2 ?9 H5 i% ^台積公司(TSMC)全球業務暨行銷資深副總陳俊聖表示:「我們很高興能協助賽靈思達成這項里程碑。我們雙方的合作結合了賽靈思的設計專業及台積公司的先進技術平台,為顧客帶來越凡的價值。我們相信結合兩家公司的優勢可產生鉅大的綜效,將為賽靈思及其顧客創造雙贏局面。」1 h+ M. t# v; M: G
8 a$ P9 \/ t; j% V: D- B
賽靈思為成長最快速的FPGA市場中眾多應用帶來眾多效益,藉由Virtex-7 FPGA加速業界開發各種最高頻寬的系統,並透過Kintex-7 FPGA滿足客戶對成本/功耗比的嚴苛要求。而7系列的另一成員Artix™-7 FPGA, 將依照原訂計畫在2012年第1季開始出貨。
作者: globe0968    時間: 2011-10-28 04:33 PM
全球醫療影像技術創新研發大廠NDS Surgical Imaging的Dome系列產品首席工程師John Beck表示:「自從12年前參與了Virtex開發計畫以來,我們的研發團隊在診斷放射學高解析度醫用顯示器的設計上,非常依重賽靈思的FPGA。Kintex-7在價格、性能和低功耗等各方面的優勢,讓它成為我們最新的Dome S10乳房X光攝影檢查千萬像素醫用顯示器之最佳選擇。我們可整合兩個完整的DisplayPort介面,搭配由賽靈思開發的IP,充分發揮Kintex-7的性能,並提供最好的影像檢視效果,不僅可滿足零缺點的診斷品質,更能符合放射性診療環境的各種需求。」 ( f: w0 f) `5 ?: J8 a# g
  d/ |5 c( ^4 u- ]: C/ I4 t, h
賽靈思陸續推出三個等級的28奈米FPGA元件,並同時締造了許多業界第一,以滿足現今市場的各種需求。為大幅降低功耗,賽靈思7系列FPGA採用TSMC的28奈米HPL (高效能/低功耗)製程技術 。在提升客戶的生產力和縮短開發時程方面,7系列FPGA採用了統一的可擴充式架構,讓客戶能輕鬆地為各系列產品導入28奈米的設計專案。最終,為了因應客戶對容量和系統頻寬的龐大需求,賽靈思更致力藉由採用2.5D堆疊式矽晶互連(SSI)技術成就的全球最大型FPGA,突破各項極限,這項內含200萬邏輯單元的Virtex-7 2000T FPGA將於本季出貨。
作者: globe0968    時間: 2011-10-28 04:35 PM
關於賽靈思7 系列FPGA- n; ~! M) \* T3 z& ~4 D
賽靈思7系列FPGA採用業界最低功耗技術,同時也是唯一的統一FPGA架構,可全面應用在低成本到超高階的系列產品。而7系列元件採用的共用架構,讓工程師可輕易地將採用Kintex-7 FPGA的設計,轉用最小的Artix-7 FPGA,同時也可將其擴大採用最大型的Virtex-7 FPGA,運用創業界紀錄的200萬邏輯單元來因應各種設計的需求。  
) t3 z3 \( G9 v9 x* Z* K! U! t9 l/ t$ d
賽靈思有4個28奈米系列產品都採用TSMC的28奈米HPL製程技術,包括 Artix-7、Kintex-7和Virtex-7 FPGA、以及Zynq™-7000 EPP (可擴充處理平台) 。其中一種針對FPGA進行最佳化的高介電常數金屬閘製程(HPL),能同時提供最高性能和最低的總功耗。欲知更多有關賽靈思7系列FPGA元件和賽靈思 28奈米目標設計平台的詳細資訊,請瀏覽http://www.xilinx.com/innovation/7-series-fpgas.htm
3 k. k; M( k$ _: h6 p' Y
% s+ D6 x  K9 D6 y" vArtix-7 FPGA為高量產市場客戶提供最低功耗與成本的優勢。Artix-7與其他兩個採用共同的28奈米架構的產品系列,皆可帶來最省電的效益,並提供2倍的容量、提高30%的性能、以及降低50%的功耗-還能以低於Spartan®-6 FPGA的價格點提供高達35萬邏輯單元。Artix-7 系列元件為記憶體與收發器等更高速的介面訂定了最佳的成本標準。Artix-7 FPGA更因採用了銲線型晶片級BGA封裝技術而達到最小的封裝尺寸,進一步降低系統成本。
作者: globe0968    時間: 2011-10-28 04:35 PM
賽靈思備受肯定的Kintex-7 系列FPGA呈現了一種可編程元件的新類別,以低於前一代40奈米FPGA 一半的價格提供高階的性能。相較於前一代的產品,Kintex-7 FPGA的性價比提升了2倍,但功耗卻降低了5成,滿足了眾多應用所需的嚴苛成本/功耗比需求,包括了高解析度3D平面顯示器和可攜式超音波監視器,以至廣播隨選視訊系統和無線基地台。 ) M% E4 n4 H0 F

7 L5 V& k  T. x: E( D) _Virtex-7是7系列元件中的最高階產品系列,將業界最成功的FPGA架構推升到全新的境界,提供比前一代元件高2倍的系統容量、快3成的系統性能,以及降低5成功耗。Virtex-7 FPGA支援各種高頻寬應用,為有線通訊提供最高的流量,為先進的無線基頻處理系統挹注最高的訊號處理性能,為航太與國防基礎架構系統提供超高的數位訊號處理性能,同時還為廣播系統提供可擴充、高彈性、低延遲率的性能。7系列元件採用堆疊式矽晶互連技術打造了內含全球最高密度的200萬邏輯單元FPGA,亦即Virtex-7 2000T元件。每款7系列元件都含有眾多功能特色,包括雙12位元、1 MSPS通用型類比/數位轉換器、收發器、DSP模塊、以及晶片內建記憶體等。 3 u8 _! F3 x( |. \

5 I8 w; s! o2 }( G$ J" I供應時程 9 I9 o* M' ?. ^
Xilinx已陸續供應Virtex-7 XV485T FPGA、Kintex-7 K325T和K480T FPGA的首批工程樣品。Virtex-7 2000T FPGA將於2011年第4季開始供應第一批樣品。Artix-7 FPGA則將於2012年第1季開始提供首批樣品。  & q& b7 N9 |; o9 G$ F- v" f" w( y

$ ^" L1 a" u( H' }4 {$ j0 j' ?& a, f客戶即日起就可開始運用ISE Design Suite 13.2設計工具套件進行設計,充分體驗7系列FPGA在價格、效能、低功耗等各方面的優勢。
作者: tk02561    時間: 2012-1-7 03:07 PM
標題: 賽靈思7系列FPGA提供高系統整合度 打造超真3D與4K2K解析度螢
業界首款4K2K FPGA方案於CES 2012亮相 賽靈思設計平台實現超擬真互動式螢幕# p/ H7 h9 q  V
; k3 ]$ l' i7 u# l% f
全球可編程平台領導廠美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)宣布推出以28奈米Kintex?-7 現場可編程邏輯閘陣列(FPGA)架構打造的全新特定參考設計方和全新開發基板,協助業者加速開發新代的3D與4K2K解度顯示技術,為消費者帶來豐富逼真的覺體驗。賽靈思將於2012 年國際消費性電子展(CES 2012)(攤位編號:MP25556)中展示與賽靈思聯盟計畫優質成員Tokyo Electron Device公司(TED)共同開的產品,包括4K2K Mosaic、HDTV轉4K2K升頻器的特定參考設計方案,以及採用Kintex-7 FPGA的全新ACDC(擷取組成、散佈、消費) 1.0版板。' t3 A, M& [+ t( P/ D
1 v) Z) q3 u6 D9 i7 M2 p/ Z
視製造業者能現在可透過賽靈思28奈米Kintex-7 FPGA的優異處效能與靈活度,將極擬真的影像技術融新型的消費性電視螢幕;這些新式電視幕具備多重視窗/子母畫面3D遊戲影像,以及遠勝HDTV的超逼真視覺效果等功能。電視製造商在取得著手系統開發所需的基板、工具、IP核心、和參考設方案等開發資源後,即可加快其先進的視、投影機、和螢幕之開發。% i- `" B+ ^* e5 Z4 \% T' ]

( {, P/ n& C2 u0 h液晶電視協會主席Bruce Berkoff表示:「我們正走在時代的尖端,當中我們持續透過各種前所未有的顯示技術,為消費者帶來極度震撼的超擬真視聽享受。過去當效能更快、價格更低廉的FPGA被採用後,3DTV也緊接著上市。因此,我們預估4K2K元件推出後,也會出現類似的發展趨勢。」
作者: tk02561    時間: 2012-1-7 03:07 PM
以賽靈思28奈米Kintex-7 FPGA為基礎的開發技術,將成為顯示技術革命中的前沿技術,可預期的是消費者在不久的將來即可享用這些先進的顯示技術。賽靈思的硬體、IP核心與特定參考設計方案與TED的結合,可讓擁有1080i(HD)或1080p(Full HD)系統技術,及已經有產品設計在實驗室測試的顯示製造商加速開發系統,並能在4K2K內容廣泛普及之前,僅需額外投入數的研發投資,即可有相關產品準備就。事實上,4K2K升頻器參考計方案讓1080i或1080p格式的內容也能在4K2K系統上播放。8 w# U7 z. _2 E0 \2 Y- B# |- n8 A, h

1 m& L: ]7 R7 T7 v8 `0 _& r2 w0 q" F賽靈思公廣播與消費性產品部門總監Ben Runyan表示:「以Kintex-7 FPGA設計的ACDC 1.0版基板,可廣播到消費性電子產品的整個開發鏈皆支援各種超高解析度的顯示器,不僅是4K2K的內容。今天我們展示由靈思FPGA帶來超逼真的視覺驗,消費者在不久的將來就可以擁有。於賽靈思FPGA可用廣播等級攝影機擷取4K2K的影音內容並可在網路中進行廣播製作和內容散佈消費性電子與廣播設備製造商因而可透一個單一的平台廣泛地開發各種相關應。」
( S  f* n/ v- m" m* ]2 C/ s
8 P7 u* z- o6 T- c# R/ {專為顯示器量身打造的Kintex-7 FPGA 系統整合方案
5 x9 d2 h) z! ^" i
  [6 \: g4 D" V' H5 }5 mACDC 1.0 版基板是賽靈思系統整合工具的核心,專門用來開發消費性顯示器。已具備1080i或1080p相關發經驗的設計人員,可運用Mosaic參考設計方案和平台內的HDTV轉4K2K升頻器,快速將計轉移至4K2K。HDTV轉4K2K升頻器也提供了必的工具來解決內容格式的問題,讓超逼的4K2K顯示器可播放1080i(HD)或1080p(Full HD)解析度的影像。這款基板與購的FPGA Mezzanine Cards(FMC)介卡還提供以下支援:
作者: tk02561    時間: 2012-1-7 03:07 PM
?        過DisplayPort、HDMI?和DVI標準支援視訊輸入結(Video In Connectivity)功能。
. e9 w3 c8 Z) B9 ^4 j1 \5 X: X?        藉由賽靈思視訊與影像處理套件(VIPP)內的交錯掃描器、視訊轉換器、色彩空間轉器、伽瑪校正、邊緣銳利化、動態調適訊消除、畫面更新率轉換  器、色分級調整、以及OSD螢幕顯示選單等功能進行視訊處理作業。% `. z6 L1 W& Z2 s4 k& k
?        透過V-by-One? HS、DisplayPort和LVDS等技術,將視訊輸出連結(Video-out Connectivity)功能傳輸到螢幕。
/ P! s' h4 I9 U
% n$ y) v: ]$ z! p0 c2 }FPGA打造身歷其境的視覺體9 F6 k( q/ Y0 `% `
除了4K2K顯示技術外,賽靈思套件還有許多其他特點,包括:6 a5 N, u% X1 _* x7 R: M; r

: n* ?# y( M" J0 M: R2 f?        目前僅在歐洲銷售的新代智慧型3DTV。3DTV擁有業界最高的1200Hz畫更新率,可大幅改善動態模糊的瑕疵。5 {; B# z6 `7 X
?        全新8向裸視3D技術。
: q9 {5 X& g' }& [1 r5 q?        3D頭戴式顯示器:使用2個解析度高達1280x720的0.7吋面板,分別裝設兩眼的前方,呈現極度震撼的視覺體驗
, t  S% i% i9 X: a' o?        另一款3D眼鏡能模擬出從10英呎外觀看75吋16:9 3D寬螢幕的覺效果。兩眼前方各有一個852x480解析度的螢幕,畫面解析度最高可1280x720。
7 L. C3 k0 g! m?        採用12pt字體、能顯示樂譜和漢字字體,還有快翻頁功能的eReader設備。2 A* a1 w. R; N9 L
?        一款用Android作業系統的彩色顯器,能播放音樂、影片、以及PowerPoint簡報。即使在豔陽高照的戶外境,畫面內容也能清晰可見。  A+ F$ x& B2 M8 Q  D

+ W0 N3 e+ T1 B) o供應時程' _9 s: ]) X9 I: U& j( X; [3 s
結合Kintex-7 FPGA的ACDC 1.0基板以及特定參考設計方案,將於2012年第2季上市。
作者: globe0968    時間: 2012-4-9 08:45 AM
賽靈思推出首款搭載收發器的Virtex-7 X690T FPGA產品協助客戶打造突破性網路通訊系統
3 {: f$ ~3 M* Q8 \  ~首款使用80個GTH序列收發器的FPGA元件,突破2 Tbps頻寬大關
9 }" u( ], C/ A
; g- F6 k/ _8 p3 c1 ~+ @- h4 m全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今日宣布Virtex®-7 X690T FPGA開始出貨,結合業界最可靠的高速序列收發器、最高的系統頻寬、以及各種針對特定市場進行最佳化的FPGA資源。Virtex-7 X690T FPGA是7系列中率先問市的元件,鎖定各種進階高效能的有線通訊應用,如低功耗的單晶片解決方案。這些元件打造出高速、可擴充、且容易建置的晶片對晶片序列介面,以及強固的10GBASE-KR 背板,不僅能提高頻寬,還支援新一代通訊系統中各種不同機板間的距離,為最新光學模組提供優異的訊號完整性,能支援最長達80公里的纜線。有更高系統容量與頻寬需求的客戶現在可輕易轉移至Virtex-7 X1140T,在7系列FPGA的可擴充架構上使用3D 堆疊式矽晶互連技術。賽靈思在5月即將推出整合96個GTH 收發器、且彼此針腳相容的Virtex-7 X1140T FPGA。
) u9 T* d5 d; m9 u* ?7 j. x" z% b; u/ t9 u4 e( ?( a
賽靈思公司FPGA平台資深總監Tim Erjavec表示:「賽靈思在序列收發器領域累積多年的經驗,在所有整合序列收發器的FPGA中,占了75%以上的出貨量。針對有線通訊市場,我們採用創新的低功耗28奈米7系列FPGA架構,推出這款高度最佳化的FPGA產品。客戶現在就能採用Virtex-7 X690T FPGA放心投入設計工作,當需要更高的整合度時,可轉移至更大的FPGA,為特定市場提供最佳化的資源比。」2 U6 y% s9 \$ |& d) X4 r0 _# u
1 n8 Q& J$ n9 t
Virtex-7 X690T FPGA打造新一代設備; w" f! ~. a8 N/ K
在2015年之前,透過全球IP網路傳遞的資料將超越zettabyte大關,這代表全球自2010年開始,其年複合成長率(CAGR)即維持32%的水準。對IP影音服務的需求將持續呈指數成長,並帶動業界發展新一代Layer 2網路交換器設備,藉由低延遲與更好的服務品質(QoS)功能來滿足需求。  
  @* c9 w5 R2 C9 p+ V  ]4 ~# P為了能夠為家用需求提供高解析度的隨選視訊,設備製造商必須為有線電視業者開發理想的新一代EdgeQAM設備,這類產品兼具成本效益、最高的能源效率、以及支援全頻譜的可切換數位影片功能。
作者: globe0968    時間: 2012-4-9 08:45 AM
RADX Technologies公司執行長Ross Q.Smith表示:「消費者期待有線電視業者提供更多的窄播服務,因此設備製造商面臨的挑戰就是如何提供符合未來需求的解決方案,並能針對持續演進的新標準進行調整。賽靈思與RADX合作開發的EdgeQAM解決方案透過Virtex-7 X690T FPGA發揮優異的相容性、靈活度與密度,讓系統不僅大幅提升QAM頻道密度,並能維持原先的低耗電水準。」
# Y9 D0 e3 d& c4 X- Z
0 P7 r  K* q# B: _+ iVirtex-7 X690T 與X1140T FPGA提供超越現今所有FPGA的處理能力與每瓦頻寬,可建置進階封包處理、前向糾錯、服務品質、封包交換、流量管理演算法、以及新一代EdgeQAM等功能。工程師可放心運用業界最進階的動態控制GTH序列收發器,內含可編程的三階式FIR濾波器,讓傳送器能進行解加強(de-emphasis),支援範圍最廣泛的應用環境,再加上可調整的7個固定式與4個滑動通道式tap接收器決策回饋等化(DFE)電路– 是業界最多DFEtap的方案– 確保在不同拓撲中能有最高的餘裕度。為了加快設計與除錯工作,每個GTH收發器也納入一個非破壞性的高解析2D eye scan電路,讓設計人員能透過FPGA看到與量測receiver eye。內含80個速度達13.1 Gbps的 GTH收發器,使得Virtex-7 X690T FPGA成為第一款突破2 Tbps 單顆FPGA元件頻寬障礙的FPGA。運用內建於台積電28 HPL 製程的進階7系列FPGA架構,相較於其他廠商的類似密度FPGA,賽靈思能協助客戶節省超過25%的功耗,並讓他們達到需要的整合度,進而開發能滿足效能與低功耗需求的新一代系統。
- U' |, @7 c" N
8 m; }0 T9 R" u7 }+ s8 v& ]供應時程
) {1 o3 S: X; GVirtex-7 X690T FPGA即日起供應工程樣品。Virtex-7 X1140T FPGA將於5月問市。客戶即日起即可下載Xilinx ISE® Design Suite 13.4 ,並著手展開Virtex-7 X690T FPGA的設計工作。
作者: globe0968    時間: 2012-5-31 04:19 PM
賽靈思全球首款異質架構3D FPGA元件正式出貨28 Gbps收發器3D整合1 j* ^$ E3 ~3 B5 d$ ^& @: y2 m( ~
為Nx100G和400G線卡解決方案帶來突破性頻寬與訊號完整性2 U2 R" w$ k$ o9 x( l

! F" `" L7 j5 e全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣佈全球首款3D異質架構All Programmable產品Virtex®-7 H580T FPGA的第一批出貨。Virtex-7 HT系列元件採用賽靈思的堆疊式矽晶互連技術(SSI),提供業界最高頻寬的FPGA元件,其中內含多達16個28 Gbps和72個13.1 Gbps收發器,是唯一能符合主要Nx100G和400G 線卡應用和功能的單晶片解決方案。Virtex-7 HT系列元件結合賽靈思先進的100G變速機制、乙太網路MAC、光傳輸網路(OTN)和Interlaken IP,當轉換至CFP2光學模組時,該元件提供了客戶所需的系統整合能力,以克服元件配置空間、功耗和成本等相關挑戰。  x! g* M" N1 P
4 d' p- M* }9 ~* u. Z' P7 b7 n; y
  採用堆疊式矽晶互連技術(SSI)不僅能讓賽靈思提供以台積電28奈米高效能/低功耗製程打造的高容量元件,更擁有前所未有的收發器數量,進而達到無與倫比的系統效能。其他大型單晶片FPGA整合的28 Gbps通道數只有Virtex®-7 H580T FPGA的四分之一。Virtex-7 HT系列元件的異質建置架構也可為 主要FPGA元件和28 Gbps收發器晶片提供獨立的技術選項,避免浪費系統功耗和對運算作業毫無助益的高漏電量電晶體造成FPGA的負擔。另外,在主要FPGA架構以外的矽晶加入28 Gbps收發器,可進一步帶來優異的雜訊阻隔功能,實現最佳的整體訊號完整性和系統空間,並提高設計案的效率,加快產品上市時程。
3 A6 H2 L9 U) F: ]8 p% j5 c5 r- k
+ Z' a6 k/ Z% P  矽光電領導大廠Luxtera公司行銷副總裁Chris Bergey表示:「我們對於Virtex-7 H580T元件中28 Gbps收發器的低傳輸抖動性能感到非常滿意;當我們將Luxtera的4倍速28 Gbps單晶片矽光收發器和Virtex-7 H580T結合時,能夠快速建立有效的連結。賽靈思的Virtex-7 H580T元件無疑是業界的一個重大里程碑,它讓網路系統製造商能輕鬆滿足更高頻寬的需求。」
6 ]3 R9 P/ v4 X/ f2 S; r- z- J/ A$ S7 Y1 C
  在通訊產業中,目前的關鍵在於有效升級網路,以應付激增的資料使用量。而這需要減少光模組的功耗、增加每埠的傳輸密度,同時降低每位元的成本。面對CFP2以及未來CFP4光模組的轉移需求, Virtex-7 HT系列元件可讓Nx100G和400G 線卡的通訊設備商擁有前所未有的整合能力。
/ ^9 H3 M+ s8 V& g) @
1 I* g6 g7 w/ T6 q  X  
作者: globe0968    時間: 2012-5-31 04:19 PM
賽靈思公司有線通訊系統架構設計師Mark Gustlin表示:「Virtex-7 H580T元件擁有8個28 Gbps收發器和豐富的邏輯功能,是唯一可整合更多線卡功能的FPGA元件,讓系統設計工程師能在單一晶片上建置一個雙100G OTN轉發器。其他廠商提供的ASSP解決方案可內含5個元件,但要在一年後才會出現,而且至少會消耗額外的40%功耗,成本也會增加50%。」( h3 g9 i6 Q+ c

. v3 a; r( Z8 L: v' Z# L! m  內含28 Gbps收發器的Virtex-7 HT系列元件可在單一元件中支援多達4個IEEE 100GE 變速機制,並可提供在同一FPGA元件中,整合先進除錯功能、OTN、MAC或Interlaken IP的選項,不需要獨立的變速機制和ASSP元件。即將上市的Vitrex-7 H870T元件也支援400GE和未來需要16倍速25 Gbps介面的400GE模組,可降低整體功耗和材料清單(BOM)成本,並能在變換傳輸通訊協定時,提供一個更靈活的解決方案。
% _$ n- R% U; y- p, m8 Y2 Y( _2 C8 Q5 `# e0 n+ p, a& y) y. @" L5 Z6 l
  在賽靈思最新的28 Gbps技術影片中,有Virtex-7 H580T元件的功能展示,提供能達到與CFP2光模組接合所需效能的視線和抖動特徵。欲取得全新的技術白皮書、影片等資料,可瀏覽賽靈思的28 Gbps序列收發器技術網頁。
- e$ F: S4 a* `% `# U- X
$ U; X, W3 S' B) I; V- k7 V; m  賽靈思即日起已為主要客戶提供首批Virtex-7 H580T FPGA元件和日前推出的Vivado™設計套件。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2