Chip123 科技應用創新平台
標題:
請教一下關於PMOS_buffer & NMOS_buffer的用途??
[打印本頁]
作者:
wombatwu
時間:
2008-1-28 04:03 PM
標題:
請教一下關於PMOS_buffer & NMOS_buffer的用途??
請問一下,若電路圖裡有PMOS_buffer 以及NMOS_buffer的size,ex. 3500/0.5,且在旁邊註明Add Silicide block,那麼我應該將它加在電路圖當中的哪個位置呢?且為何要格外加上這兩個buffer呢? 謝謝
作者:
sunwely
時間:
2008-1-28 04:22 PM
不知這兩顆mos是否為電路的Driver呢??(super buffer??)
! Z: m, A8 b$ O% I: b( u
! S9 y! c" F) ~4 S/ s
這兩顆mos後面還有接東西嗎?有可能是為了推動下一及所以才用這麼大的size吧
# K- ^8 b1 ]. i
+ i0 I2 ]7 @7 @" T$ ^
可以跟Design engineer請教看看,通常他們都會比較清楚放哪比較好吧!
; O# [, J, Y$ T0 k2 ]# H
1 d6 Y; p) `4 h6 Q/ M3 N7 \$ j- f
[
本帖最後由 sunwely 於 2008-1-28 04:28 PM 編輯
]
作者:
wombatwu
時間:
2008-1-28 04:56 PM
嗯~我剛剛已有向Design engineer請教了,是放在output PAD 前,
& D5 W( L W* [0 ~2 Y) e; [
謝謝sunwely前輩的回答。
作者:
yhchang
時間:
2008-1-28 10:55 PM
標題:
回復 1# 的帖子
通常電路的 輸出介面 (Output Chip Driver)
, a8 y0 Q, {8 E5 D% F1 H% j
因為要推動 很大的負載 所以 W/L 會有 幾百 / 0.5 也不會讓人意外 通常會切成很多個Finger, 降低Process variation
# A) d" W$ M( v8 q5 k0 O7 b P
也會加入 ESD電路在裡面.
; V6 ?) D0 H3 Q: p0 c" f+ u
如果到 幾千/0.5 很可能是power MOS 才會有這麼大的SIZE (要耐受很高的VDD電壓)
* `$ J# _+ n& J7 h( B9 D |' j8 _
- z3 I; ^- F! P: O. T. k& t* F1 `9 t2 s: D
其他的就如同 二樓所說 輸出介面電路 擺置的位置自然是越靠近 Output PAD越好
7 N8 v9 \! m9 I, C/ B
% {+ s- i) D" `9 p2 j/ r3 j# p
[
本帖最後由 yhchang 於 2008-1-28 10:56 PM 編輯
]
歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/)
Powered by Discuz! X3.2