Chip123 科技應用創新平台

標題: 2011創新開發工具與軟體技術評選 [打印本頁]

作者: tk02561    時間: 2011-7-1 02:39 PM
標題: 2011創新開發工具與軟體技術評選
老將、新秀?勝出在哪?
作者: mister_liu    時間: 2011-7-5 11:25 AM
標題: Atmel QTouch® Studio 4.3
[attach]13090[/attach]
1 T+ x; Y5 L+ g8 j. d- o/ Y0 i& Z* T7 |+ c) w; `" C4 z
愛特梅爾QTouch® Studio 4.3業界首款能夠支援整個觸摸設計流程的軟體工具。
作者: mister_liu    時間: 2011-7-5 11:25 AM
其新增的觸摸驗證嚮導(Touch Validation Wizard)亦是首創的功能,可通過報告電容、雜訊和參考電平,以及告知用戶設計的裕量來幫助評測設計品質。這一軟體工具的使用非常簡便,設計工程師無需具備豐富的觸摸技術專業知識,即可快速、有效地在其應用中集成觸摸功能。3 _. [& V, {1 a0 s) ~/ t6 F
% h* b4 `2 ]/ T# T
設計人員能夠通過使用Atmel QTouch Studio 4.3,在產品中加入觸摸功能來快速提升其設計,同時縮短產品的上市時間,從而降低總體工程技術工作量,並更快獲得收益。這一軟體工具支援觸摸感測器的即時調整,並將所調整的配置資料永久儲存在快閃記憶體中;還支援設計驗證,以及觸摸介面的調試。工程師現可利用此工具評測多家材料供應商或合約製造商的產品,輕易擴大其感測器和製造供應鏈,同時可在開發或生產過程中測試觸摸介面的性能。
; [# d9 _8 E! z9 U* V2 A6 a
4 R  E0 f# r) d; U+ H/ ]+ {愛特梅爾QTouch Studio 4.3支持8位和32位Atmel AVR®,以及ARM® 微控制器,這一軟體工具還可用于愛特梅爾包括QT600在內的觸摸評測和開發工具套件。; v5 t5 l) \1 o0 \% x+ i" C, N
Atmel QTouch Studio 4.3是免費的軟體應用程式,能夠實現觸摸介面的即時調整、驗證、調試和視覺化功能。這一軟體工具支援Microsoft Windows XP、Vista 和Windows 7作業系統。
作者: mister_liu    時間: 2011-7-5 11:27 AM
標題: ADI MIXED SIGNAL DIGITAL PRE-DISTORTION SYSTEM BOARD (MSDPD)
[attach]13091[/attach]
. J9 m$ h, j; T/ y2 c+ n+ v8 A4 N: |3 X& a- i, P& w2 i. a" K
MS-DPD(混合信號、數位預失真)開發平臺2 s1 y0 o8 h! p! ?" ^0 w
! w- ^- ?0 a" ]
混合信號數位預失真系統板(MSDPD)提供全套評估平臺,協助使用零中頻或複數中頻上變頻開發線性和混合信號內容,支援要求最嚴格的通信標準,包括GSM、WCDMA、LTE和TD-SCDMA。該板不僅包含了先進的器件,而且採用了高性能佈局佈線以及高效的接地和遮罩。
作者: mister_liu    時間: 2011-7-5 11:27 AM
它只需一個外部基帶資料來源便可工作,該資料來源通過FMC或HSMC資料連接器提供。板上參考時鐘用於產生所需的全部時鐘和本振,或者也可以提供一個外部參考,其頻率應為30.72 MHz或38.4 MHz的倍數,最高至307.2 MHz。MSDPD板不僅使RF信號鏈開發工作從一開始就擁有完備的功能,而且為開發和探索各種數位預失真演算法(包括FPGA和ASIC)提供了一個參考平臺。
* d, A+ _; F) [; e8 v- }( ]/ m# N' j/ V: [
該板包括:雙通道DAC、IQ調製器和RF驅動放大器,可使用零中頻或複數中頻上變頻提供最高0 dBm的複合RF功率;混頻器、DVGA和ADC,可支援中頻採樣觀察接收機;完整的時鐘淨化和合成;以及一個標準USB介面。系統板隨附一個通用電源適配器。
8 Q: _& q8 T6 Y
- l- {/ C9 }; e4 H# y+ x, I多載波MS-DPD開發平臺具有同類產品中最高的動態性能,簡化了器件選擇和電路板佈局,使多載波GSM和多標準SDR(軟體定義無線電)基站的設計人員可以更輕鬆地開發基於FPGA的DPD演算法。FPGA還提供競爭性固定功能的ASIC(專用積體電路)所無法提供的優化解決方案的靈活性,同時還為目前的基站需求提供高度集成、低成本、低功耗、高可靠性的解決方案。
. s: ^$ }- N, ]! M' L! Y3 V) b5 X1 f2 ~5 J. e/ Z7 p
ADI公司開發平臺器件2 s7 f% P; w# J6 G" Y
ADI公司的MS-DPD開發板內置超過12種ADI公司RF和混合信號器件,除放大器、混頻器、時鐘IC和PLL(鎖相環)電路以外,還包括最近發佈的1.2 GSPS DAC(數模轉換器)AD9122和正交調製器ADL5375。觀測路徑包括12位元、250 MSPS ADC(模數轉換器)AD9230,用於使DPD的有效頻寬最大。
作者: tk02376    時間: 2011-7-6 11:03 AM
標題: ARM DS5 Development Studio 5.0 Professional
[attach]13104[/attach]
& w- R+ J3 I* ~. o2 G7 w
5 D' _# X1 v  w5 \8 t* @ARM® DS™-5 專業版(Development Studio 5.0 Professional),將在未來1-2年取代ARM RVDS™ 系列工具包(RealView Development Suite),成為基於ARM處理器的SoC、ASIC和ASSP設備必備的開發工具鏈。
作者: tk02376    時間: 2011-7-6 11:03 AM
DS-5專業版支援從ARM7/ARM9到最新Cortex-A/R/M等全部ARM處理器的代碼編譯、調試和性能分析等,並為NEON™ SIMD 引擎提供增強性支援。DS-5專業版還利用最新的ARM處理器上的性能監視單元(Performance Monitoring Unit)進行系統級分析,並顯示來自ARM Embedded Trace Macrocell™,(ARM嵌入式追蹤宏,ETM™)和Program Trace Macrocell™(程式追蹤巨集,PTM)的非侵入性追蹤資料,實現對與時間相關的程式錯誤進行調試和分析。* \3 O! j, V; R9 F, Z( C. R+ t4 q; r

# e1 y0 }" D# K* EDS-5專業版擴展了調試功能,為Cortex-A15 MPCore處理器和近期推出的CoreSight SoC-400的調試和跟蹤技術提供支援。DS-5同時為主流應用處理器(包括多核處理器,如NVIDIA Tegra系列、Samsung S5PC/S5PV、STMicroelectronics SPEAr3xx/SPEAr6xx /SPEAr13xx、Freescale i.MX2x/i.MX3x/i.MX5xx、TI Sitara AM35xx/37xx/OMAP34xx/OMAP36xx/OMAP-L13x、NXP LPC32xx以及Atmel AT91SAM9Gxx等等,未來會支援更多)提供預配置調試設置。ARM DSTREAM調試和追蹤單元提供高性能的目標連接和高達4GB的追蹤緩衝,通過指令追蹤實現長期軟體調試和分析。8 J; K2 `& Q6 m" f/ u2 \  m6 Y3 Y

  z$ m( D4 V! s6 \; W% eDS-5專業版集成了Eclipse IDE、GCC/ARM Compiler、全新Debugger和優化工具Streamline,全面支援基於ARM處理器的Linux/Android開發,包括內核及Native應用程式的編譯、調試和優化。同時DS-5專業版在Eclipse IDE下實現與Android SDK無縫的切換和集成,方便開發者進行Android JAVA應用程式的開發和優化。
作者: tk02376    時間: 2011-7-6 11:04 AM
標題: Altium Designer 10
[attach]13105[/attach]
* j$ V: a  g! k! d: I' j1 o
0 q& m: o% p2 R  \8 }提供了將設計資料管理置於設計流程核心地位的全新桌面平臺 2提供了新的維度,以供器件資料的搜尋和管理,確保輸出到製造廠的設計資料具有準確性和可重複性 3為設計環境提供供應鏈資訊的的智慧連結,確保你能對元器件的使用有更好的選擇
作者: tk02376    時間: 2011-7-6 11:05 AM
Altium Designer 10將改變工程師管理器件和設計資料的方式,確保其設計能夠完整的被生產。AD10激動人心的亮點包括:
+ u9 g- |& {, R/ H
, V! y) _8 g  ~- a, p4提供了涵蓋整個設計與生產生命週期的器件資料管理方案,而結構性的輸出流程更是確保了輸出資訊的完整性
! U% n  s; x* v3 ^" J: e利用 Altium Designer 10,客戶能夠解決設計流程複雜性、業務系統整合、供應鏈整合、外部生產製造以及競爭壓力不斷加劇的問題,從而釋放創新力。 Altium Vaults是Altium Designer 10全新的設計資料管理功能的核心新技術。
( |5 o$ p# j* P+ C& \9 p! lAltiumLive是一個為電子設計專業人員提供的線上生態系統,能夠實現設計人員與合作者、供應商、製造商以及在未來,與客戶之間的連接。我們可以將其視為 Altium Designer 前端用戶應用的後端平臺。) q5 n, e+ l6 f# L9 J

5 D# S3 O0 l0 l2 r從Altium Designer 10起,同時採用 AltiumLive,Altium 將能夠持續提供內容和更新。使用 Altium Designer 的設計人員只需簡單登錄,即可檢查 AltiumLive,選擇適合或者相關的內容(新功能、升級、內容、IP 等)進行下載和安裝。
作者: tk02376    時間: 2011-7-6 11:06 AM
標題: Freescale KwikStik development tool
[attach]13106[/attach]' A; l) Q2 {. [" _

1 z' H: x, k# V: L! t/ m飛思卡爾塔式開發系統(Tower System)開發平臺已經快速成為一種行業標準,是開發人員快速評估和原型驗證的首選工具,通過快速原型設計和工具複用,此模組化開發平臺能夠為開發人員節省數月的開發時間,從而更輕鬆實現差異化的解決方案。
8 r5 ~9 j; G! T2 I7 \6 {( v8 m+ f4 t# Y* D8 M- M4 g" i/ s
現在該平臺繼續擴展,推出快試(KwikStik)開發工具,這是一款高性價比、一體化開發工具,用於配合飛思卡爾的基於ARM® Cortex™-M4內核的Kinetis系列微控制器進行評估、開發和調試工作。快試開發工具進一步補充了飛思卡爾塔式開發系統開發平臺,為使用Kinetis MCU的開發人員提供了小尺寸設計的工具集選項。
作者: tk02376    時間: 2011-7-6 11:06 AM
一體化開發工具. O1 A; k& {5 q2 p* X: a
快試開發工具結合了J-Link調試探測器、低功率觸摸感應、分段式LCD使用者介面和一套開發、運行時軟體。該開發工具可以通過多種方式使用-作為獨立的電池供電工具、作為塔式開發系統的額外工具,或作為一個J-Link調試器。 通過將快試開發工具與塔式開發系統相結合,開發人員可以使用飛思卡爾和協力廠商外設模組獲得多種系統擴展方案,這些模組提供了傳感、無線和工業連接特性(包括Wi-Fi)。
- s, u( @; n) b8 r+ H: \' i3 k
4 [0 T2 P; l8 N, o) B7 i# S  t9 t易於使用
! E0 Y/ u3 m6 |/ E& I( J快試開發工具提供各種低功率、混合信號、人機界面和連接以及通信外設。 Kinetis K40 MCU是KwikStik的核心,提供了256 KB片上快閃記憶體和等量的FlexMemory,為應用代碼提供了充足空間。隨附的處理器專家工具可為Kinetis MCU提供支援,幫助設計人員編寫可滿足複雜軟體需求的應用代碼。 通過使用飛思卡爾的處理器專家自動代碼生成器,開發人員可以快速構建自己的定制外設驅動庫,針對自身需求進行優化和驗證。該特性嵌入在基於Eclipse™的CodeWarrior 10.1整合式開發環境(IDE)中,簡化了開發人員的軟體架構,同時還可以縮短開發時間。5 i  o* ]/ q$ }
$ J  G. G8 Q6 E1 k
強大的套裝軟體和支援
! d0 G3 Q4 Q# oCodeWarrior 10.1 IDE支持Kinetis MCU,並帶一個免費C語言編譯器,最高可支援128KB物件代碼。免費的飛思卡爾 MQX™即時操作系統支援所有Kinetis MCU。
作者: tk02376    時間: 2011-7-6 11:07 AM
標題: Microchip MPLAB X IDE
[attach]13107[/attach]6 o) J2 ]% ]2 W3 j
+ [, d, ?+ n7 p( V8 z8 N
Microchip 的新一代開源整合式開發環境MPLAB X IDE,可以實現對Linux、Mac OS®和Windows作業系統的跨平臺支援。全新IDE增加了許多高性能特點,包括能夠利用同時調試來管理多個項目和工具、高級編輯器、視覺化調用關係圖和代碼完成。此外,MPLAB X以其全面支持8位、16位和32位單片機(包括所有800多款PIC單片機)、dsPIC數位信號控制器和記憶體件)產品線組合而在業界獨樹一幟。
作者: tk02376    時間: 2011-7-6 11:07 AM
當前,領先的嵌入式應用設計人員要求IDE為高性能、易用和靈活的開發提供堅實的基礎。他們還希望它與多種易於移植的可靠單片機產品線的各種開發工具相容,以降低學習曲線並保護他們在工具和代碼方面的投資。MPLAB X為Microchip和協力廠商工具提供了一個統一的圖形介面,包括MPLAB ICD 3、PICkit 3和MPLAB REAL ICE調試器/程式設計器。2 x5 t' r& ~1 u4 K) C1 ~0 q

+ y1 F7 y) {. W3 W$ cMPLAB X是基於Oracle發起的開源NetBeans平臺,它有活躍的用戶社區,可以提供豐富的增強性能和協力廠商外掛程式。事實上,Microchip的客戶可以充分利用各種現成的免費NetBeans軟體元件和外掛程式。此外,NetBeans平臺有助於MPLAB X用戶定制IDE來滿足他們各自的開發需要。
# b* g( z" T" I) h( m# H6 \/ n2 h' z8 s
全新MPLAB X IDE的新增功能包括:
. @) f. F' y# Q
* }+ B/ \2 l# F0 M- {+ Z' ]1 W0 k1導入實用程式,快速而方便地從舊的MPLAB IDE平臺移植專案" ~4 k: [/ J  N9 E3 o4 {
2利用高級編輯器實現代碼完成和快顯功能表功能
8 b5 V3 F, J' _5 T" u* O3可配置監看視窗
9 s9 B/ S% t4 T3 A! f4同時支持多種編譯器版本) _  L: m; x$ C4 X( l' I
5用於缺陷跟蹤和原始程式碼控制的團隊協作工具
作者: tk02376    時間: 2011-7-6 11:08 AM
標題: NI VeriStand 2010
[attach]13108[/attach]
8 z2 P/ a2 u/ W  h7 N: ]8 v* Q
/ K; E) i! R9 z# J) TNI VeriStand 2010是一種基於配置的現成可用的軟體環境,適合配置硬體在環(HIL)測試等即時測試應用。使用者能夠配置激勵生成、資料記錄、計算通道和事件警報;能夠從NI LabVIEW圖形化開發環境和MathWorks Simulink®軟體環境等建模環境中導入控制演算法和模擬模型;能夠利用運行時可編輯的使用者介面監控這些任務並與之交互。
作者: tk02376    時間: 2011-7-6 11:08 AM
使用NI VeriStand不需要程式設計知識,但工程師也可以借助NI LabVIEW、NI TestStand、Microsoft Visual Studio .NET、ANSI C/C++ 以及Python等軟體環境,添加自訂功能。 NI VeriStand 2010不僅支援高性能、多主機殼PXI系統,同時也支援堅固小巧的NI CompactRIO平臺和低成本的NI Single-Board RIO硬體,從而進一步擴展了硬體在環(HIL)和即時測試的能力。
( r# n3 G% V! _0 c* _6 `2 j7 ?( F& y1 j! ^7 @+ j) R1 A9 p( j
NI VeriStand 2010還具有與LabVIEW的更優連線性,使工程師能夠更輕鬆地複用現有軟體,並進一步自訂他們的NI VeriStand應用。 NI VeriStand 2010新增了對反射記憶體介面的直接支援,從而可以即時共用高性能應用(如Iron Bird飛機模擬器或電子系統集成測試系統)中多個PXI系統之間的資料。更具體地說,該軟體可以自動創建PXI系統間的反射記憶體路由,減少開發錯誤的可能性,説明工程師快速實現應用。
& p$ `9 x' X: t" u4 q0 a7 z' u
5 O8 k  M0 V: B2 v( ?  [9 DNI VeriStand 2010還提供了系統級抽象和使用者介面功能,從而確保更加有效地配置這樣的系統。 此外,NI VeriStand對即時引擎進行了優化,提高了執行性能,使其可以在大多數CompactRIO或NI Single-Board RIO系統中運行NI VeriStand應用程式,用於低成本應用或有更高堅固性要求的應用(例如桌面模擬器和測試單元應用)。
作者: mister_liu    時間: 2011-7-6 11:59 AM
標題: Parametric Technology Mathcad Prime 1.0
[attach]13119[/attach]7 ^, _* X( b$ m: o$ ?# m/ {
0 z! J: d; i8 j2 z' G# ]/ z
Mathcad 是一款工程計算軟體。它易於使用,能識別單位,使用真實的數學符號,具有強大的功能和開放的體系結構,這一切使工程師和企業組織能夠簡化重要的設計流程。
作者: mister_liu    時間: 2011-7-6 11:59 AM
Mathcad 以一種易於理解的格式表示計算、文本和圖像,從而實現知識捕捉、重用和設計驗證,最終改善產品品質和加快產品上市速度。
; E9 o) o, W) d! R3 G
; Z( d: x( g) S! U6 e- Q& IMathcad Prime 1.0 是最新的版本,它提供了經過改進的基於任務的介面,非常直觀易用。它提供以文檔為中心的計算環境,可讓用戶快速輕鬆地創建複雜和專業的工程設計文檔。此外,Mathcad Prime 1.0 允許研究高級的工程數學問題,而且提供了 600 多個函數,因此,使用者可以利用在整個應用程式中都可用的完整單位支援來顯示、處理、分析資料和繪製資料圖形。9 X) ~4 A; u; [# f/ k$ n* I

; e& d# T3 M( D6 E& }Mathcad Prime 1.0 的工作方式:
$ Z( U7 c; @$ |, J3 I# n! h  T6 @+ d# L  r
Mathcad Prime 1.0 允許您鍵入方程,就像您在黑板上或參考書中寫下它們一樣。無需學習難學的程式設計語言或語法;您只需鍵入方程,然後就能查看結果。您可以使用 Mathcad Prime 1.0方程解決您能想到的幾乎所有數學問題。而且,您可以在工作表上的任何地方放置文本,以記載您所做的工作。
- [4 ^+ E" R( i; g" t' n& wMathcad Prime 1.0 使您輕鬆設置首選的單位系統和自由混合測量單位,最終保持尺寸完整性和避免單位錯誤。您可以在工作中使用自己首選的單位系統,或者在特定的一組方程中切換到其他單位系統。
作者: mister_liu    時間: 2011-7-6 12:01 PM
[attach]13120[/attach]
. E; f( s7 i# t. c, V& S. T7 i" D  L4 o+ z7 Q
SG Micro Limited  800mA standalone linear single li_Ion battery charger with thermal regulation and dual charging status indicators
作者: mister_liu    時間: 2011-7-6 12:01 PM
SGM4055是雙指示燈單節鋰電池線性充電管理晶片,具有高精度、過溫、過流保護,內置充電流程控制等特點,主要應用於行動電話、無繩電話、PHS電話、、MP3/MP4、GPS等產品。
4 J$ `% R. E$ ^( T. f" |4 q% ^/ y+ a, z  u9 e0 {- p
SGM4055輸入電壓為4.4V~5.5V;額定充電電流800mA,,輸出電壓精度1%, 具有過溫、過熱保護功能,關斷電流典型值為25uA;內置充電流程管理,自動判定充電狀態,具有雙充電狀態指示燈,使用靈活。
) L( ]( B" ?+ u3 m3 F4 A# T. }' J/ K5 y" o
SGM4055是無公害無鉛環保產品,溫度範圍達到擴展的工業標準–40℃ 到+85℃,擁有TSOT-23-6, TDFN-2×2-6L兩種封裝,便於客戶根據產品設計需求選擇。
作者: mister_liu    時間: 2011-7-6 12:02 PM
標題: S2C Inc. TAI Verification module(code: P-TAIVM4S180GX)
[attach]13121[/attach]; z1 k/ u5 R0 g" j0 f! I
' T$ \7 Z4 w2 d0 r4 \  b" q
TAI Verification module允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得使用者能夠使用大量資料和測試向量對FPGA原型中的用戶設計進行快速驗證。基於Altera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟體中,它能支援在多個FPGA進行RTL 級別調試。這項創新的技術在設計編譯過程中建立了多組,每組480個probe,從而使使用者能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數以千計的RTL級probe。
作者: mister_liu    時間: 2011-7-6 12:03 PM
S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實現海量資料和PC之間的傳輸。在調試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名從而實現了多個FPGA的同步調試。在邏輯模式中,使用者能原型化一個設計,其容量能達到3.6M門。 Verification Module中所有的調試和驗證設置都在TAI Player Pro™中完成。
( j0 B6 A5 s2 F) K* `& H4 w
2 K, @6 m0 I& y, @% m驗證模式利用TAI Verification Module的高速PCIe Gen2介面將大量驗證資料在PC和TAI Logic Module之間進行雙向快速地傳輸。該模式能將原型系統和模擬器直接連接進行同步模擬。/ K  Z; T& D/ Z; R/ v3 Z! f8 o6 H

+ u  H9 I& F2 n' ^4 c調試模式則利用了使用者現有的Altera SignalTap調試環境。TAI Verification Module從TAI Logic Module中的多個FPGA獲取使用者定義的信號通過JTAG介面與SignalTap連接。. g* n+ Y- e0 q# Q2 J# j# i$ t
" U* ?+ i, G4 Q% l/ ~: b
在邏輯模式中S4 TAI Verification Module能作為小規模的SoC或ASIC設計高達3.6M門容量的單個原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,並且在4個 LM連接器上共有480個外部I/O,x4 PCIe Gen2介面和2對SMA介面的千兆比特收發器。
作者: mister_liu    時間: 2011-7-6 12:04 PM
標題: PlanAhead 13 Design Suit
[attach]13122[/attach]% {. l$ x& I( `( Y3 n2 h- G$ R/ k
+ T: i1 d3 ]1 B1 @3 g
賽靈思ISE® 設計套件13 版本的發佈,為我們帶來了強大的PlanAhead™tm)這一統一的設計環境和分析工具。PlanAhead提供了一個按鈕式的RTL 到位元流(RTL-to-bitstream )的設計流程, 該流程擁有全新的、增強的的使用者介面和專案管理功能。此外,通過佈局規劃、運行多種不同實現策略,圖形化流覽層層次結構,快速時序分析,以及基於模組的實現方式。
作者: mister_liu    時間: 2011-7-6 12:04 PM
PlanAhead軟體可以讓您最大限度地獲益於你的設計, 其優勢包括:# Z' b, ?9 [% ~/ i) K, k4 p  m: @

$ O% {2 Y! F% i& k; V1.加速驗證流程。 設計流程中集成了ISE模擬器 (Xiinx ISim),從而使得開發和驗證可以全部在PlanAhead使用者介面中實現。設計團隊現在可以將模擬執行時間從之前的數小時縮短到幾分鐘。通過即時模擬,驗證工程師可以測試已實施的設計模組,同時把其它開發中的模組留在模擬器中,從而將整體驗證速度提升至原來的 100 倍(相比原始本地模擬)。新的可選 AXI4 匯流排函數模型也可以添加到驗證測試平臺,進一步加快驗證速度,驗證客戶提供的 IP 的互聯邏輯,提高整體生產力。
) e" s- J: O7 c8 E$ F7 ~2.支援層次化的設計方法和支援RTL設計複用。通過完善設計保存能力提供更多功能,確定已完成設計部分的早期實施結果,而無需等待其他設計團隊。這項全新功能支援高級優化,例如智慧時鐘門控,它可以降低多達 30% 的動態功耗,加快剩餘設計的時序收斂和時序保存,提高整體生產力,減少設計反覆運算問題。, t5 t! h3 P) Z0 w! X
3.新的Team Design Flow (團隊設計流程)。ISE 13設計套件採用了全新Team Design方法(參見利用Team Design提高生產力),讓各組開發人員可以同時工作,解決多名工程師合作開展一個專案時所面臨的挑戰。
( O/ S1 D: |9 ]7 Y  K( A5 V2 H3 m4.方便易用。通過整合 ISE 專案流覽器(Project Navigator)而變得方便使用,PlanAhead 軟體擴展了邏輯設計流程方法,能夠通過佈局規劃、多個實現進程、層次化探索、快速時序分析和基於模組的實現來發揮設計的最大優勢。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com/) Powered by Discuz! X3.2